[发明专利]一种二十参数的四维超混沌电路在审
| 申请号: | 202110964947.4 | 申请日: | 2021-08-23 |
| 公开(公告)号: | CN113676312A | 公开(公告)日: | 2021-11-19 |
| 发明(设计)人: | 姚秀荣;陈向勇;周海玲 | 申请(专利权)人: | 临沂大学 |
| 主分类号: | H04L9/00 | 分类号: | H04L9/00 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 276000 山东省临*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 参数 四维超 混沌 电路 | ||
1.一种二十参数的四维超混沌电路,包括第一电路路径、第二电路路径、第三电路路径和第四电路路径,其特征在于:所描描述的第一电路路径的输出信号-x作为反馈信号连接第一电路路径的一路输入端,第一电路路径的前一级的输出信号x分别连接第二电路路径的一路输入端和第二电路路径的乘法器A2第一输入引脚和第三电路路径的一路输入端和第三电路路径的乘法器A3的第二输入引脚和第四电路路径的乘法器A5的第一输入引脚,所描描述的第二电路路径的输出信号-y作为反馈信号连接第二电路路径的一路输入端并连接第三电路路径的一路输入端和第四电路路径的乘法器A4的第一输入引脚和第一电路路径的乘法器A1的第一输入引脚,第二电路路径的前一级输出信号y连接第一电路路径的一路输入端并连接第三电路路径的乘法器A3的第一输入引脚,所描描述的第三电路路径的输出信号-z作为反馈信号连接第三电路路径的一路输入端并连接第三电路路径的一路输入端和第二电路路径的乘法器A2的第二输入引脚和第一电路路径的乘法器A1的第二输入引脚,第三电路路径的前一级输出信号z连接第四电路路径的乘法器A4的第二输入引脚和第四电路路径的乘法器A5的第二输入引脚,所描描述的第四电路路径的输出信号-w作为反馈信号连接第四电路路径的一路输入端,第四电路路径前一级的输出信号w连接第一电路路径的一路输入端和第三电路路径的一路输入端;
所描述的第一电路路径包括反相运算放大器u3的2引脚接电阻4、电阻5、电阻6、电阻7、电阻26、电阻28的一端,电阻5的另一端连接第一电路路径的输出信号-x,电阻6的另一端连接第二电路路径的前一级输出信号y,电阻7的另一端连接第四电路路径前一级的输出信号w,电阻26的另一端连接电源VCC、电阻28的另一端连接乘法器A1的输出端口,乘法器A1的第一输入端口连接第二电路路径的输出信号-y,乘法器A1的第二输入端口连接第三电路路径的输出信号-z电阻4的另一端连接反相运算放大器u3的引脚6,反相运算放大器u3的引脚6通过电阻3与反相运算放大器u2的引脚2连接,电容C5的一端与反相运算放大器u2的引脚2连接,电容C5的另一端口与反相运算放大器u2的引脚6连接,反相运算放大器u2的引脚6连接电阻2的一端,电阻2的另一端连接反相运算放大器u1的引脚2,反相运算放大器u1的引脚2连接电阻1的一端,电阻1的另一端连接反相运算放大器u1的引脚6,反相运算放大器u1的引脚3,反相运算放大器u2的引脚3,反相运算放大器u3的引脚3接地,反相运算放大器u1的引脚4,反相运算放大器u2的引脚4,反相运算放大器u3的引脚4连接VEE(-15V),反相运算放大器u1的引脚7,反相运算放大器u2的引脚7,反相运算放大器u3的引脚7连接VCC(15V)反相运算放大器u1的输出信号是-x,反相运算放大器u2的输出信号是x;
所描述的第二电路路径包括反相运算放大器u5的2引脚接电阻10、电阻11、电阻25、电阻27、电阻32和电容C1的一端,电阻10的另一端连接第二电路路径的输出信号-y,电阻27的另一端连接第一电路路径前一级的输出信号x,电阻11的另一端连接乘法器A1的输出端口,电阻32的另一端连接第三电路路径的输出信号-z,电阻25的另一端连接电源VCC,乘法器A2的第一输入端连接第一电路路径的前一级的输出信号x,乘法器A2的第二输入端连接第三电路路径的前一级输出信号-z,电容C1的另一端连接反相运算放大器u5的6引脚,反相运算放大器u5的6引脚连接电阻9的一端,电阻9的另一端连接反相运算放大器u4的2引脚,反相运算放大器u4的2引脚连接电阻8的一端,电阻8的另一端连接反相运算放大器u4的6引脚反相运算放大器u4的引脚3,反相运算放大器u5的引脚3接地,反相运算放大器u4的引脚4,反相运算放大器u5的引脚4连接VEE(-15V),反相运算放大器u4的引脚7,反相运算放大器u5的引脚7连接VCC(15V)反相运算放大器u4的输出信号是-y,反相运算放大器u5的输出信号是y;
所描述的第三电路路径包括反相运算放大器u8的2引脚接电阻15、电阻16、电阻17、电阻24、电阻31、电阻33、电阻29的一端,电阻16的另一端连接乘法器A3的输出端口,乘法器A3的第一输入端口连接第二电路路径的前一级输出信号y,乘法器A3的第二输入端口连接第一电路路径的前一级的输出信号x,电阻17的另一端连接第三电路路径的输出信号-z、电阻24的另一端连接电源VCC,电阻31的另一端连接第一电路路径的前一级输出信号x,电阻33的另一端连接第二电路路径的输出信号-y,电阻29的另一端连接第四电路路径的前一级输出信号w电阻15的另一端连接反相运算放大器u8的6引脚,反相运算放大器u8的6引脚连接电阻14的一端,电阻14的另一端连接反相运算放大器u7的2引脚,反相运算放大器u7的2引脚连接电阻13的一端,电阻13的另一端连接反相运算放大器u7的6引脚,电阻12的一端连接反相运算放大器u7的6引脚,另一端连接反相运算放大器u6的2引脚,反相运算放大器u6的2引脚连接电容C2,电容C2的另一端连接反相运算放大器u6的6引脚反相运算放大器u6的引脚3,反相运算放大器u7的引脚3,反相运算放大器u8的引脚3接地,反相运算放大器u6的引脚4,反相运算放大器u7的引脚4,反相运算放大器u8的引脚4连接VEE(-15V),反相运算放大器u6的引脚7,反相运算放大器u7的引脚7,反相运算放大器u8的引脚7连接VCC(15V);
所描述的第四电路路径包括反相运算放大器u10的2引脚接电阻20、电阻21、电阻22、电阻23、电阻30的一端,电阻22的另一端连接乘法器A4的输出端口,乘法器A4的第一输入端口连接第二电路路径的输出信号-y,乘法器A4的第二输入端口连接第三电路路径的前一级输出信号z,电阻30的另一端连接乘法器A5的输出端口,乘法器A5的第一输入端口连接第一电路路径的前一级输出信号x,乘法器A4的第二输入端口连接第三电路路径的前一级输出信号z,电阻21的另一端连接电源VCC,电阻23的另一端连接第四电路路径的输出信号-w,电阻20的另一端连接反相运算放大器u10的6引脚,反相运算放大器u10的6引脚连接电阻19的一端,电阻19的另一端连接反相运算放大器u9的2引脚,反相运算放大器u9的2引脚连接电阻18的一端,电阻18的另一端连接反相运算放大器u9的6引脚,反相运算放大器u9的引脚3,反相运算放大器u10的引脚3接地,反相运算放大器u9的引脚4、反相运算放大器u10的引脚4连接VEE(-15V),反相运算放大器u9的引脚7,反相运算放大器u10的引脚7连接VCC(15V)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于临沂大学,未经临沂大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110964947.4/1.html,转载请声明来源钻瓜专利网。





