[发明专利]用于形成具有背面源极触点的三维存储器件的方法有效
| 申请号: | 202110775125.1 | 申请日: | 2020-04-14 |
| 公开(公告)号: | CN113506809B | 公开(公告)日: | 2023-05-19 |
| 发明(设计)人: | 张坤;吴林春;周文犀;夏志良;霍宗亮 | 申请(专利权)人: | 长江存储科技有限责任公司 |
| 主分类号: | H10B43/27 | 分类号: | H10B43/27;H10B43/35;H10B43/40;H10B43/50;H10B41/27;H10B41/35;H10B41/41;H10B41/50;H01L21/98;H10B80/00 |
| 代理公司: | 北京永新同创知识产权代理有限公司 11376 | 代理人: | 林锦辉;刘景峰 |
| 地址: | 430074 湖北省武*** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 形成 具有 背面 触点 三维 存储 器件 方法 | ||
1.一种用于形成三维(3D)存储器件的方法,包括:
通过掺杂在衬底的第一侧形成第二半导体层;
依次在所述第二半导体层上方形成牺牲层,并且在所述牺牲层上形成电介质堆叠层;
形成垂直穿过所述电介质堆叠层和所述牺牲层并延伸到所述第二半导体层中的沟道结构;
用与所述第二半导体层接触的第一半导体层代替所述牺牲层;
用堆叠导电层代替所述电介质堆叠层中的堆叠牺牲层,以形成存储器堆叠层;
在形成所述存储器堆叠层之后,在所述衬底的与第一侧相对的第二侧形成源极触点,以与所述第二半导体层接触;以及
在所述源极触点上方形成电连接至所述源极触点的互连层。
2.根据权利要求1所述的方法,其中,形成所述第二半导体层包括在所述第一侧用N型掺杂剂掺杂所述衬底的一部分以形成所述第二半导体层。
3.根据权利要求1或2所述的方法,其中,用所述第一半导体层代替所述牺牲层包括:
形成垂直延伸穿过所述电介质堆叠层以暴露所述牺牲层的部分的开口;
通过所述开口蚀刻所述牺牲层以形成空腔;并且
通过所述开口将N型掺杂的多晶硅沉积到所述空腔中以形成所述第一半导体层。
4.根据权利要求3所述的方法,其中,依次形成所述牺牲层和所述电介质堆叠层包括:
在所述第二半导体层上沉积多晶硅以形成所述牺牲层;以及
在所述牺牲层上交替沉积堆叠电介质层和堆叠牺牲层以形成所述电介质堆叠层。
5.根据权利要求4所述的方法,其中,形成所述存储器堆叠层包括通过所述开口用所述堆叠导电层代替所述堆叠牺牲层。
6.根据权利要求3所述的方法,还包括在形成所述存储器堆叠层之后,将一种或多种电介质材料沉积到所述开口中以形成垂直延伸穿过所述存储器堆叠层的绝缘结构。
7.根据权利要求6所述的方法,其中,所述源极触点与所述绝缘结构对准。
8.根据权利要求1所述的方法,还包括在形成所述源极触点之前,从所述第二侧减薄所述衬底以暴露所述第二半导体层,并且在暴露出的所述第二半导体层上形成一个或多个层间电介质层。
9.根据权利要求8所述的方法,其中,形成所述源极触点包括穿过所述一个或多个层间电介质层将源极触点开口形成到所述第二半导体层中,并且在所述源极触点开口中形成所述源极触点。
10.根据权利要求8所述的方法,还包括在形成所述源极触点之后,形成与所述源极触点接触的重新分布层,所述互连层包括所述一个或多个层间电介质层和所述重新分布层。
11.根据权利要求1所述的方法,还包括形成穿过所述第二半导体层并与所述互连层接触的触点,使得所述第一半导体层通过所述第二半导体层、所述源极触点和所述互连层电连接至所述触点。
12.一种用于形成三维(3D)存储器件的方法,包括:
通过掺杂在衬底的第一侧形成第二N型掺杂的半导体层;
形成穿过存储器堆叠层垂直延伸到所述第二N型掺杂的半导体层中的沟道结构,其中,所述存储器堆叠层包括交错的堆叠导电层和堆叠电介质层;
在垂直延伸穿过所述存储器堆叠层的开口中形成绝缘结构;
在所述衬底的与所述第一侧相对的第二侧形成源极触点,以与所述第二N型掺杂的半导体层接触并与所述绝缘结构对准;以及
通过互连层将所述源极触点电连接到外围触点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110775125.1/1.html,转载请声明来源钻瓜专利网。





