[发明专利]对存储器中的未分配的行地址的处理在审
| 申请号: | 202110665740.7 | 申请日: | 2021-06-16 | 
| 公开(公告)号: | CN113808640A | 公开(公告)日: | 2021-12-17 | 
| 发明(设计)人: | 宫本尚幸;山中智志 | 申请(专利权)人: | 美光科技公司 | 
| 主分类号: | G11C11/408 | 分类号: | G11C11/408 | 
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 彭晓文 | 
| 地址: | 美国爱*** | 国省代码: | 暂无信息 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 存储器 中的 分配 地址 处理 | ||
1.一种设备,其包括:
地址解码器,所述地址解码器被配置成接收与存储器存取操作相对应的行地址,其中所述地址解码器被配置成对所述行地址进行解码以提供经解码行地址;以及
区段判断电路,所述区段判断电路被配置成接收所述经解码行地址并且基于所述经解码行地址确定列分段地址,其中对与所述存储器存取操作相对应的列冗余的确定是基于所述列分段地址,其中所述区段判断电路进一步包括逻辑电路,所述逻辑电路被配置成响应于确定所述经解码行地址是未分配的行地址来使所述列分段地址被覆盖。
2.根据权利要求1所述的设备,其中所述逻辑电路被配置成将所述行地址的第一位与所述行地址的第二位进行比较以确定所述经解码行地址是否是未分配的行地址。
3.根据权利要求1所述的设备,其中所述逻辑电路被配置成在所述行地址的第一位与所述行地址的第二位之间执行逐位与比较以确定所述经解码行地址是否是未分配的行地址。
4.根据权利要求1所述的设备,其进一步包括列地址冗余控制电路,所述列地址冗余控制电路被配置成接收与所述存储器存取操作相对应的经解码列地址并且基于所述列分段地址确定所述经解码列地址是否被冗余的列地址替代以确定所述列冗余。
5.根据权利要求1所述的设备,其进一步包括列逻辑电路,所述列逻辑电路被配置成响应于确定所述经解码行地址是未分配的行地址来禁用列选择激活。
6.根据权利要求5所述的设备,其中所述列逻辑电路被配置成响应于确定所述经解码行地址是未分配的行地址来禁用阵列侧启用信号以禁用所述列选择激活,所述阵列侧启用信号被配置成控制存储器阵列的特定侧是否被启用。
7.根据权利要求5所述的设备,其中所述列逻辑电路被配置成基于所述行地址的第一位与所述行地址的第二位之间的比较来确定所述经解码行地址是否是未分配的行地址。
8.根据权利要求1所述的设备,其进一步包括行逻辑电路,所述行逻辑电路被配置成响应于确定所述经解码行地址是未分配的行地址来使被配置成控制数据缓冲器的输入指针进行调节。
9.根据权利要求8所述的设备,其中所述行逻辑电路被配置成基于所述行地址的第一位与所述行地址的第二位之间的比较来确定所述经解码行地址是否是未分配的行地址。
10.根据权利要求8所述的设备,其中响应于读取命令并且基于由所述行逻辑电路提供的列启用信号来调节所述输入指针,其中所述行逻辑电路被配置成响应于确定所述经解码行地址是未分配的行地址来设置所述列启用信号。
11.一种设备,其包括:
地址解码器,所述地址解码器被配置成接收与存储器存取操作相对应的行地址,其中所述地址解码器被配置成对所述行地址进行解码以提供经解码行地址;
数据缓冲器,所述数据缓冲器被配置成将数据同步地存储在由输入指针指示的第一位置处并且从由输出指针指示的第二位置输出存储的数据;以及
行逻辑电路,所述行逻辑电路被配置成响应于确定所述经解码行地址是未分配的行地址来使被配置成控制数据缓冲器的所述输入指针进行调节。
12.根据权利要求11所述的设备,其中所述行逻辑电路包含逻辑电路,所述逻辑电路被配置成将所述行地址的第一位与所述行地址的第二位进行比较以确定所述经解码行地址是否是未分配的行地址。
13.根据权利要求12所述的设备,其中所述逻辑电路被配置成在所述行地址的所述第一位与所述行地址的所述第二位之间执行逐位与比较以确定所述行地址是否是未分配的行地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110665740.7/1.html,转载请声明来源钻瓜专利网。





