[发明专利]EthPMC协议处理器及其处理方法在审
申请号: | 202110630004.8 | 申请日: | 2021-06-07 |
公开(公告)号: | CN113342733A | 公开(公告)日: | 2021-09-03 |
发明(设计)人: | 胡小开 | 申请(专利权)人: | 宁波菲仕技术股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 江苏斐多律师事务所 32332 | 代理人: | 张佳妮;向妮 |
地址: | 315800 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | ethpmc 协议 处理器 及其 处理 方法 | ||
1.一种EthPMC协议处理器,其特征在于:包括下行处理单元和上行处理单元;
所述下行处理单元包括写缓存模块、下行帧缓存模块、下行选择器模块、校验生成模块、合并模块、RMII发送接口、RMII接收接口和微处理器写接口;其中,写缓存模块通过微处理器写接口与微处理器连接,下行帧缓存模块通过RMII接收接口与前级以太网物理芯片连接,写缓存模块和下行帧缓存模块均与下行选择器模块连接,下行选择器模块同时与微处理器写接口、校验生成模块和合并模块连接,校验生成模块与合并模块连接,该合并模块通过RMII发送接口与后级以太网物理芯片连接;
所述上行处理单元包括读缓存模块、上行帧缓存模块、校验核对模块、合并模块、RMII接收接口、RMII发送接口和微处理器读接口;其中,上行帧缓存模块通过RMII接收接口与后级以太网物理芯片连接,读缓存模块通过RMII接收接口与后级以太网物理芯片连接,读缓存模块通过微处理器读接口与微处理器连接,上行帧缓存模块同时与校验核对模块和合并模块连接,校验核对模块同时与合并模块和微处理器读接口连接,该合并模块通过RMII发送接口与前级以太网物理芯片连接。
2.一种如权利要求1所述的EthPMC协议处理器的处理方法,其特征在于,包括:
下行处理单元的处理方法为:
前级以太网物理芯片将下行帧发送到RMII接收接口,下行帧通过RMII接收接口写入下行帧缓存模块中,微处理器将数据通过微处理器写接口写入写缓存模块中;微处理器将参数通过微处理器写接口写入下行选择器模块中,下行选择器模块根据参数选择数据从写缓存模块读取还是从下行帧缓存模块中读取,下行选择器模块输出下行帧数据,并且校验生成模块根据此下行帧数据生成校验码,下行帧数据和校验码通过合并模块合并后得到完整的EthPMC下行帧,EthPMC下行帧通过RMII发送接口输出至后级以太网物理芯片;
下行处理单元的处理方法为:
后级以太网物理芯片将上行帧发送到RMII接收接口,上行帧通过RMII接收接口写入上行帧缓存模块和读缓存模块中,读缓存模块通过微处理器读接口读取微处理器内的数据,上行帧缓存模块输出上行帧数据,上行帧数据通过检验核对模块检验核对后得到校验结果和校验码,校验结果由微处理器通过微处理器读接口读取,校验码与上行帧数据通过合并模块合并得到完整的EthPMC上行帧,EthPMC上行帧通过RMII发送接口输出至前级以太网物理芯片。
3.根据权利要求2所述的EthPMC协议处理器的处理方法,其特征在于:
所述微处理器写接口处理的信号包括写有效信号、写地址信号和写数据信号;
所述微处理器读接口处理的信号包括读有效信号、读地址信号和读数据信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波菲仕技术股份有限公司,未经宁波菲仕技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110630004.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种冲击式可转弯掘进机
- 下一篇:一种用于呼吸和内分泌科疾病的药物