[发明专利]一种算法开发方法及装置在审
申请号: | 202110600207.2 | 申请日: | 2021-05-31 |
公开(公告)号: | CN113282286A | 公开(公告)日: | 2021-08-20 |
发明(设计)人: | 罗晓晖;郭港;张明瀚;成一诺 | 申请(专利权)人: | 北京经纬恒润科技股份有限公司 |
主分类号: | G06F8/35 | 分类号: | G06F8/35;G06F8/41;G06F13/42 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张静 |
地址: | 100015 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 算法 开发 方法 装置 | ||
本发明公开了一种算法开发方法及装置,其中该方法包括:在获取了FPGA模型后,添加至少一个AXI总线模块,根据FPGA模型和与FPGA模型相连接的AXI总线模块,生成第一FPGA代码模块;第一FPGA代码模块包括:FPGA模型对应的第二FPGA代码、AXI总线模块对应的AXI总线代码以及第二FPGA代码与AXI总线代码之间的连接关系,其中,在AXI总线代码生成的过程中,采用不同的标识符对不同的AXI总线代码中的AXI信号进行标记。由此,通过对AXI总线模块生成的AXI总线代码中的AXI信号进行区分,实现了通过多路AXI总线进行数据传输的目的。
技术领域
本发明涉及软件领域,尤其涉及一种算法开发方法及装置。
背景技术
对于算法开发而言,当前主要是通过技术人员对算法的实现进行代码编写,或者通过现有的工具提供的模块搭建算法模型,例如通过MATLAB中的Simulink环境进行算法模型的搭建,再将搭建的算法模型转换为代码。
对于算法模型而言,当前的代码生成工具通常只支持单路数据传输,若要实现多路数据传输的目的,需要用户自行编写相关程序,但是该种方式实现起来比较困难,或者通过一条数据通路,依次对输出数据进行传输,该种方式数据传输效率很低。
因此,现在亟需一种代码生成工具,在代码生成时实现对多路数据的自动封装。
发明内容
有鉴于此,本发明实施例公开了一种算法开发方法及装置,解决了现有技术中,代码开发工具不支持多路AXI总线的问题,提升了数据传输的效率。
本发明实施例公开了一种算法开发方法,包括:
获取预先生成的FPGA模型;
添加至少一个AXI总线模块,并确定FPGA模型与所述AXI总线模块的连接关系;
根据所述FPGA模型和与所述FPGA模型相连接的AXI总线模块,生成第一FPGA代码模块;所述第一FPGA代码模块包括:所述FPGA模型对应的第二FPGA代码、AXI总线模块对应的AXI总线代码以及第二FPGA代码与AXI总线代码之间的连接关系;
在AXI总线代码生成的过程中,采用不同的标识符对不同的AXI总线代码中的AXI信号进行标记。
可选的,所述添加至少一个AXI总线模块,包括:
按照所述FPGA模型的输入和输出端口的数量,确定AXI总线模块的数量;
按照所述FPGA模型的输入、输出的数据类型,确定AXI总线模块的类型;所述AXI总线的类型至少包括:封装有AXI-LITE总线协议的AXI-LITE总线模块和封装有AXI-STREAM总线协议的AXI-STREAM总线模块;
基于所述AXI总线模块的数量和AXI总线模块的类型添加所述AXI总线模块。
可选的,所述在AXI总线代码生成的过程中,采用不同的标识符对不同的AXI总线代码中的AXI信号进行标记,包括:
读取所述AXI总线模块的标签信息,获取频次值,并将所述频次值加1;
根据当前得到的频次值确定所述AXI总线模块对应的目标标识信息;
在生成AXI总线模块对应的AXI总线代码时,采用目标标识信息对所述AXI总线代码中包含的AXI信号进行标记。
可选的,所述根据所述FPGA模型和与所述FPGA模型相连接的AXI总线模块,生成第一FPGA代码模块,包括:
生成FPGA模型对应的第二FPGA代码;
根据预设的AXI总线代码模板,生成AXI总线代码;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京经纬恒润科技股份有限公司,未经北京经纬恒润科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110600207.2/2.html,转载请声明来源钻瓜专利网。