[发明专利]扫描驱动电路、显示面板及显示装置有效
申请号: | 202110592519.3 | 申请日: | 2021-05-28 |
公开(公告)号: | CN113257186B | 公开(公告)日: | 2022-09-20 |
发明(设计)人: | 冯雪欢;李永谦 | 申请(专利权)人: | 合肥京东方卓印科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208;G09G3/32 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 230012 安徽省合肥市新*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 扫描 驱动 电路 显示 面板 显示装置 | ||
1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括:多个移位寄存器和多条时钟信号线;
移位寄存器包括:输入电路、插黑电路、输出电路、扫描输入信号端、第一时钟信号端、插黑输入信号端、第一电压信号端、第二时钟信号端、第三时钟信号端、移位信号端、第四时钟信号端及第一输出信号端;
所述输入电路与所述扫描输入信号端及上拉节点电连接;所述输入电路被配置为,响应于在所述扫描输入信号端处接收的输入信号,将所述扫描输入信号传输至所述上拉节点;
所述插黑电路与所述第一时钟信号端、所述插黑输入信号端、所述第一电压信号端、所述第二时钟信号端及所述上拉节点电连接;所述插黑电路被配置为,在所述第一时钟信号端所传输的第一时钟信号、所述插黑输入信号端所传输的插黑输入信号及所述第二时钟信号端所传输的第二时钟信号的控制下,将所述第二时钟信号传输至所述上拉节点;
所述输出电路与所述上拉节点、所述第三时钟信号端、所述移位信号端、所述第四时钟信号端及所述第一输出信号端电连接;所述输出电路被配置为,在所述上拉节点的电压的控制下,将在所述第三时钟信号端处接收的第三时钟信号传输至所述移位信号端;及,在所述上拉节点的电压的控制下,将在所述第四时钟信号端处接收的第四时钟信号传输至所述第一输出信号端;
其中,所述多个移位寄存器包括多个移位寄存器组;一个移位寄存器组包括至少一个第一移位寄存器和至少一个第二移位寄存器;
第一移位寄存器中的第三时钟信号端和第四时钟信号端,与同一时钟信号线电连接;
第二移位寄存器中的第三时钟信号端和第四时钟信号端,分别与不同的时钟信号线电连接;
第M个移位寄存器组中所述第二移位寄存器的移位信号端,与第M+1个移位寄存器组中至少一个所述移位寄存器的插黑输入信号端电连接;其中,M为正整数。
2.根据权利要求1所述的扫描驱动电路,其特征在于,任意相邻的两个第二移位寄存器之间,设置有至少一个第一移位寄存器。
3.根据权利要求1所述的扫描驱动电路,其特征在于,所述移位寄存器组包括多个所述第一移位寄存器和一个所述第二移位寄存器;
第M个移位寄存器组中所述第二移位寄存器的移位信号端,与第M+1个移位寄存器组中各所述移位寄存器的插黑输入信号端电连接。
4.根据权利要求1所述的扫描驱动电路,其特征在于,第M个移位寄存器组中所述第二移位寄存器的第三时钟信号端,及第M+1个移位寄存器组中所述第二移位寄存器的第三时钟信号端,分别与不同的时钟信号线电连接。
5.根据权利要求4所述的扫描驱动电路,其中,其特征在于,第M个移位寄存器组中所述第二移位寄存器的第三时钟信号端,及第M+2个移位寄存器组中所述第二移位寄存器的第三时钟信号端,与同一时钟信号线电连接。
6.根据权利要求1所述的扫描驱动电路,其特征在于,在所述移位寄存器组包括多个所述第二移位寄存器的情况下,
同一所述移位寄存器组中多个所述第二移位寄存器的第三时钟信号端,分别与不同的时钟信号线电连接。
7.根据权利要求1所述的扫描驱动电路,其特征在于,
与所述多个移位寄存器的第四时钟信号端电连接的时钟信号线的数量为,第M个移位寄存器组和第M+1个移位寄存器组所包括的移位寄存器的数量之和;
与所述多个第二移位寄存器的第三时钟信号端电连接的时钟信号线的数量,为第M个移位寄存器组和第M+1个移位寄存器组所包括的第二移位寄存器的数量之和。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方卓印科技有限公司;京东方科技集团股份有限公司,未经合肥京东方卓印科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110592519.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种抗衰老组合物及其应用
- 下一篇:一种用于高速收费站防冲装置