[发明专利]一种宽频带收发芯片内部高精度PLL输出频率的校准方法在审
申请号: | 202110473115.2 | 申请日: | 2021-04-29 |
公开(公告)号: | CN113328744A | 公开(公告)日: | 2021-08-31 |
发明(设计)人: | 马利涛;李仲茂;邱昕 | 申请(专利权)人: | 郑州中科集成电路与信息系统产业创新研究院 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H04B17/11;H04B17/21 |
代理公司: | 郑州天阳专利事务所(普通合伙) 41113 | 代理人: | 李松莲 |
地址: | 450001 河南省郑州*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 宽频 收发 芯片 内部 高精度 pll 输出 频率 校准 方法 | ||
1.一种宽频带收发芯片内部高精度PLL输出频率的校准方法,其特征在于,在确定宽频带收发芯片PLL频率误差范围后,根据系统特性选取参考点进行测量,得到一组结果,然后将宽频带收发芯片PLL各个频率误差等级值在此组结果内进行线性插值,得到频率误差与频率控制字之间的折线关系模型,然后将此模型算法写入系统中,以芯片内部PLL频率控制字设置频率值为基准,采用线性耦合的方式,对芯片内部PLL的频率进行校准,给出折线模型算法的操作流程,实现对宽频带收发芯片内部的PLL输出频率进行校准。
2.根据权利要求1所述的宽频带收发芯片内部高精度PLL输出频率的校准方法,其特征在于,所述的频率偏移量的表达式设为:y=aifn+bi,其中fn为频率控制字,ai、bi为频率控制字fn所落折线段的斜率以及截距,具体包括以下步骤:
(1)、将评估板的发射端与频谱分析仪连接,设置系统时钟,平台发射单音正弦波信号数据,平台的测试代码衰减数设为0,采用DDS模式;
(2)、控制评估板发射端中心的本振频率,设定本振频率FLO在规格书规定的范围选取频点,使用频谱分析仪测量频率误差Fn;
(3)、确定频率误差Fn与频率控制字fn之间的关系:b=Fn-a*fn,按照规格书的频率范围规定,分别计算出在此范围内a和b的最大值和最小值;
(4)、对步骤(3)计算出来的ai和bi的结果求平均数,确定折线;
(5)、将步骤(3)和(4)的结果写入系统的文件系统;
(6)、在每次频率控制字改变时,通过查询折线值对频率控制字进行补偿,进而达到对PLL输出频率的校准。
3.根据权利要求2所述的宽频带收发芯片内部高精度PLL输出频率的校准方法,其特征在于,所述的评估板为KC705+AD系列评估板。
4.根据权利要求2所述的宽频带收发芯片内部高精度PLL输出频率的校准方法,其特征在于,所述的系统时钟为122.88MHz。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州中科集成电路与信息系统产业创新研究院,未经郑州中科集成电路与信息系统产业创新研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110473115.2/1.html,转载请声明来源钻瓜专利网。