[发明专利]像素电路及显示面板有效
申请号: | 202110461626.2 | 申请日: | 2021-04-27 |
公开(公告)号: | CN112992055B | 公开(公告)日: | 2021-07-27 |
发明(设计)人: | 孙亮;曾勉 | 申请(专利权)人: | 武汉华星光电半导体显示技术有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 李新干 |
地址: | 430079 湖北省武汉市东湖新技术*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 显示 面板 | ||
1.一种像素电路,其特征在于,包括:
第一电源线;
第二电源线;
串接于所述第一电源线与所述第二电源线之间的发光器件和驱动晶体管;
存储电容,与所述驱动晶体管的栅极电连接;
写入晶体管,所述写入晶体管的源极/漏极中的一个与所述存储电容电连接,所述写入晶体管的源极/漏极中的另一个用于接入数据信号;
转存电容,与所述写入晶体管的源极/漏极中的一个电连接,用于根据写入的所述数据信号生成对应的补偿信号;以及
第一开关晶体管,所述第一开关晶体管的源极/漏极中的一个与所述转存电容和所述写入晶体管的源极/漏极中的一个电连接,所述第一开关晶体管的源极/漏极中的另一个与所述驱动晶体管的源极/漏极中的一个电连接;
其中,在所述像素电路的发光阶段中,所述像素电路转存所述补偿信号至所述存储电容。
2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第二开关晶体管;
所述第二开关晶体管的源极/漏极中的一个与所述驱动晶体管的源极/漏极中的另一个电连接;所述第二开关晶体管的源极/漏极中的另一个与所述存储电容和所述驱动晶体管的栅极电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述写入晶体管的栅极用于接入第一控制信号;所述第一开关晶体管的栅极用于接入第二控制信号;所述第二开关晶体管的栅极用于接入所述第二控制信号;在同一帧中,所述第一控制信号的有效脉冲数量小于所述第二控制信号的有效脉冲数量,且所述第二控制信号中至少一个有效脉冲与所述第一控制信号的有效脉冲相同。
4.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括第三开关晶体管;
所述第三开关晶体管的源极/漏极中的一个与所述第一开关晶体管的源极/漏极中的一个电连接;所述第三开关晶体管的源极/漏极中的另一个与所述第一开关晶体管的源极/漏极中的另一个电连接。
5.根据权利要求4所述的像素电路,其特征在于,所述像素电路还包括第四开关晶体管;
所述第四开关晶体管的源极/漏极中的一个与所述第二开关晶体管的源极/漏极中的一个电连接;所述第四开关晶体管的源极/漏极中的另一个与所述第二开关晶体管的源极/漏极中的另一个电连接。
6.根据权利要求5所述的像素电路,其特征在于,所述像素电路的工作阶段包括写入阶段和发光阶段;所述写入晶体管的栅极用于接入第一控制信号;所述第一开关晶体管的栅极用于接入所述第一控制信号;所述第二开关晶体管的栅极用于接入所述第一控制信号;所述第三开关晶体管的栅极用于接入第三控制信号;所述第四开关晶体管的栅极用于接入所述第三控制信号;在同一帧中,所述第一控制信号的有效脉冲位于所述写入阶段中,所述第三控制信号的有效脉冲位于所述发光阶段中。
7.根据权利要求3或者6所述的像素电路,其特征在于,所述像素电路还包括第一发光控制晶体管;
所述第一发光控制晶体管的源极/漏极中的一个与所述驱动晶体管的源极/漏极中的一个和所述第一开关晶体管的源极/漏极中的另一个电连接;所述第一发光控制晶体管的栅极用于接入发光控制信号。
8.根据权利要求7所述的像素电路,其特征在于,所述像素电路还包括第二发光控制晶体管;
所述第二发光控制晶体管的源极/漏极中的一个与所述驱动晶体管的源极/漏极中的另一个和所述第二开关晶体管的源极/漏极中的一个电连接;所述第二发光控制晶体管的栅极用于接入所述发光控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电半导体显示技术有限公司,未经武汉华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110461626.2/1.html,转载请声明来源钻瓜专利网。