[发明专利]处理MsgB调度的上行链路传输与动态SFI的冲突在审
申请号: | 202110412316.1 | 申请日: | 2021-04-16 |
公开(公告)号: | CN113543337A | 公开(公告)日: | 2021-10-22 |
发明(设计)人: | 熊岗 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H04W72/04 | 分类号: | H04W72/04 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 李丽 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理 msgb 调度 上行 传输 动态 sfi 冲突 | ||
1.一种用于用户设备(UE)的装置,包括:
射频(RF)接口;以及
与所述RF接口耦合的处理电路,所述处理电路用于:
根据经由所述RF接口从下一代节点B(gNB)接收的半静态时分双工(TDD)下行链路/上行链路(DL/UL)配置,确定时隙中的灵活符号集;
解码经由所述RF接口从所述gNB接收的MsgB中的随机接入响应(RAR)消息,其中所述RAR消息包括fallbackRAR用于在所述时隙中的所述灵活符号集上调度所述UE的物理上行链路共享信道(PUSCH),或者包括successRAR用于在所述时隙中的所述灵活符号集上调度所述UE的物理上行链路控制信道(PUCCH);并且
使得在所述时隙中的所述灵活符号集上发送由所述fallbackRAR调度的所述PUSCH或者发送由所述successRAR调度的所述PUCCH。
2.如权利要求1所述的装置,其中,由所述fallbackRAR调度的所述PUSCH的发送或者由所述successRAR调度的所述PUCCH的发送被允许覆盖由所述半静态TDD DL/UL配置表明的所述灵活符号集。
3.如权利要求1所述的装置,其中,所述处理电路用于:
解码经由所述RF接口从所述gNB接收的DCI格式2_0,其中所述DCI格式2_0包括动态时隙格式指示符(SFI)以表明所述时隙中的符号是DL符号、UL符号还是灵活符号。
4.如权利要求3所述的装置,其中,所述动态SFI包括SFI索引字段以表明所述时隙中的符号是DL符号、UL符号还是灵活符号。
5.如权利要求3所述的装置,其中,所述处理电路用于:
避免在由半静态TDD DL/UL配置表明的所述所述灵活符号集中被所述动态SFI表明为DL符号的任何符号上发送由所述fallbackRAR调度的所述PUSCH或者发送由所述successRAR调度的所述PUCCH。
6.如权利要求3所述的装置,其中,由所述fallbackRAR调度的所述PUSCH的发送或者由所述successRAR调度的所述PUCCH的发送被允许覆盖由所述半静态TDD DL/UL配置和所述动态SFI表明的灵活符号。
7.如权利要求3所述的装置,其中,所述处理电路用于:
避免在由半静态TDD DL/UL配置表明的所述所述灵活符号集中被所述动态SFI表明为DL符号的任何符号上发送由所述fallbackRAR调度的所述PUSCH或者发送由所述successRAR调度的所述PUCCH。
8.如权利要求1-6中任一项所述的装置,其中,所述半静态TDD DL/UL配置由高层信令使用参数tdd-UL-DL-ConfigurationCommon或tdd-UL-DL-ConfigurationDedicated来表明。
9.一种计算机可读存储介质,其上存储有指令,所述指令当被用户设备(UE)的处理电路执行时,使得所述UE:
根据从下一代节点B(gNB)接收的半静态时分双工(TDD)下行链路/上行链路(DL/UL)配置,确定时隙中的灵活符号集;
解码从所述gNB接收的MsgB中的随机接入响应(RAR)消息,其中所述RAR消息包括fallbackRAR用于在所述时隙中的所述灵活符号集上调度所述UE的物理上行链路共享信道(PUSCH),或者包括successRAR用于在所述时隙中的所述灵活符号集上调度所述UE的物理上行链路控制信道(PUCCH);并且
在所述时隙中的所述灵活符号集上发送由所述fallbackRAR调度的所述PUSCH或者由所述successRAR调度的所述PUCCH。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110412316.1/1.html,转载请声明来源钻瓜专利网。