[发明专利]锁相回路、产生周期性输出波形的方法及时钟产生电路在审
申请号: | 202110400647.3 | 申请日: | 2021-04-14 |
公开(公告)号: | CN114531151A | 公开(公告)日: | 2022-05-24 |
发明(设计)人: | 蔡宗宪;沈瑞滨;张智贤;谢正祥 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 徐金国 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 回路 产生 周期性 输出 波形 方法 时钟 电路 | ||
提供了一种锁相回路、产生周期性输出波形的方法及时钟产生电路,锁相回路包含相位/频率检测器、电荷泵、振荡器以及重新对准路径。相位/频率检测器用以接收参考信号及反馈信号。电荷泵用以接收来自该相位/频率检测器的输出并产生脉冲。振荡器用以基于该些电荷泵脉冲产生输出波形。重新对准路径用以基于来自该相位/频率检测器的该些输出来产生提供给该振荡器的一时钟重新对准信号。
技术领域
本案是关于一种锁相回路,更特定而言是关于用于产生电路时钟的一种锁相回路。
背景技术
高速时钟信号具有多种应用,包括无线数据通讯以及医疗装置及仪器。锁相回路(phase locked loop,PLL)是通常实现来将第一装置(通常是诸如电压控制振荡器(voltage controlled oscillator,VCO)的较高频率的本地振荡器装置)的相位及频率锁定到第二装置(通常是诸如温度补偿(temperature compensated,TCXO)或烘箱控制振荡器(oven controlled oscillator,OCXO)的较低频率的参考装置)的装置。之所以利用PLL是因为第一装置(通常是较高频率的装置)的相位及频率在温度及时间上可能不是很稳定,而第二装置关于该些特性表现得更好。
发明内容
根据本案的一实施例,揭露一种锁相回路,包含相位/频率检测器、电荷泵、振荡器以及重新对准路径。相位/频率检测器用以接收参考信号及反馈信号。电荷泵用以接收来自相位/频率检测器的输出并产生脉冲。振荡器用以基于电荷泵脉冲产生输出波形。重新对准路径用以基于来自相位/频率检测器的输出来产生提供给振荡器的时钟重新对准信号。
根据本案的另一实施例,揭露产生周期性输出波形的方法,包含使用相位/频率检测器比较参考信号与反馈信号的相位及频率。使用电荷泵基于相位/频率检测器的输出产生脉冲。基于电荷泵脉冲及时钟重新对准信号产生输出波形,时钟重新对准信号是基于来自相位/频率检测器的输出。
根据本案的另一实施例,揭露一种时钟产生电路,包含电荷泵、重新对准电路及振荡器。电荷泵用以接收第一输入信号及第二输入信号,电荷泵用以将第一输入信号及第二输入信号路由至相应的第一对准逻辑门及第二对准逻辑门,电荷泵用以基于第一输入信号及第二输入信号产生脉冲信号。重新对准电路用以在第一输入信号及第二输入信号都经路由通过第三对准逻辑门之后,基于第一输入信号及第二输入信号来产生重新对准信号。振荡器用以基于脉冲信号及重新对准信号来产生输出波形。
附图说明
当结合附图阅读时,根据以下详细描述可最好地理解本案的一实施例的态样。
图1是描绘根据实施例的具有基于电荷泵的重新对准的锁相回路的方块图;
图2是描绘根据实施例的具有匹配偏斜减轻电路的锁相回路的图;
图3描绘了以上关于图2描述的信号的相对时序;
图4是示出根据实施例的PLL信号的相对脉冲宽度的图;
图5是示出具有脉冲产生器的PLL的图,该脉冲产生器基于重新对准脉冲宽度控制信号进行操作;
图6是示出根据实施例的具有可控制脉冲宽度的脉冲产生器的图;
图7描绘了根据实施例的利用或门偏斜减轻电路的锁相回路;
图8是描绘产生周期性输出波形的方法的流程图。
【符号说明】
100:PLL
102:VCO
104:电荷泵
106:反馈路径
108:反馈路径电路
110:相位/频率检测器(PFD)
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110400647.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体元件及其形成方法
- 下一篇:井下油管打孔工具