[发明专利]像素驱动电路及其驱动方法、显示面板有效
申请号: | 202110387008.8 | 申请日: | 2021-04-12 |
公开(公告)号: | CN113140179B | 公开(公告)日: | 2022-08-05 |
发明(设计)人: | 王选芸;戴超 | 申请(专利权)人: | 武汉华星光电半导体显示技术有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3208;G09G3/3291;G09G3/3266 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 杜蕾 |
地址: | 430079 湖北省武汉市东湖新技术*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 及其 方法 显示 面板 | ||
1.一种像素驱动电路,其特征在于,包括:
发光器件;
驱动晶体管,与所述发光器件串联;
数据晶体管,连接于所述驱动晶体管与数据电压端之间;
开关晶体管,所述开关晶体管的源极和漏极中的一个直接电性连接于所述驱动晶体管的栅极,所述开关晶体管的源极和漏极中的另一个直接电性连接于所述驱动晶体管的源极和漏极中的一个,所述开关晶体管的有源层包括氧化物半导体;
发光控制晶体管,与所述驱动晶体管串联;以及,
初始化晶体管,所述初始化晶体管的源极和漏极中的一个电性连接于初始化电压端,所述初始化晶体管的源极和漏极中的另一个直接电性连接于所述驱动晶体管的源极和漏极中与所述开关晶体管的源极或漏极电性连接的一个,所述初始化晶体管的有源层包括硅半导体;其中,所述开关晶体管的栅极和所述发光控制晶体管的栅极均连接于发光控制信号线。
2.根据权利要求1所述的像素驱动电路,其特征在于,在所述开关晶体管及所述初始化晶体管同时导通,或所述开关晶体管及所述数据晶体管同时导通时,所述初始化电压端载入的初始化信号为恒定信号;在所述驱动晶体管驱动所述发光器件发光时,所述初始化信号为连续上升信号或连续下降信号。
3.根据权利要求1所述的像素驱动电路,其特征在于,还包括:复位晶体管,所述复位晶体管连接于所述初始化电压端与所述发光器件之间,所述复位晶体管的栅极与第一扫描信号线或第二扫描信号线连接;或所述复位晶体管连接于所述初始化晶体管与所述发光器件之间,所述复位晶体管的所述栅极与所述第一扫描信号线连接。
4.根据权利要求3所述的像素驱动电路,其特征在于,所述初始化晶体管的栅极与所述第一扫描信号线连接,所述数据晶体管的栅极与所述第二扫描信号线连接。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述发光控制晶体管包括第一发光控制晶体管和第二发光控制晶体管,所述第一发光控制晶体管串联于所述驱动晶体管与第一电压端之间,所述第二发光控制晶体管串联于所述驱动晶体管与第二电压端之间,所述第一发光控制晶体管的栅极、所述第二发光控制晶体管的栅极和所述开关晶体管的所述栅极连接于同一所述发光控制信号线。
6.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管为N型晶体管,所述第一发光控制晶体管与所述第二发光控制晶体管为P型晶体管。
7.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路还包括存储电容,所述存储电容串联在所述驱动晶体管的所述栅极及所述第一电压端之间。
8.一种像素驱动电路的驱动方法,其特征在于,用于驱动如权利要求1~7任一所述的像素驱动电路,所述驱动方法包括:
利用所述初始化晶体管和所述开关晶体管将所述初始化电压端载入的初始化信号加载至所述驱动晶体管的栅极,以及利用所述初始化晶体管将所述初始化信号加载至所述驱动晶体管的源极和漏极中与所述开关晶体管的源极或漏极电性连接的一个;
利用所述数据晶体管、所述开关晶体管将所述数据电压端载入的数据信号加载至所述驱动晶体管的所述栅极;
利用所述发光控制晶体管以使所述驱动晶体管驱动所述发光器件发光。
9.根据权利要求8所述的驱动方法,其特征在于,所述驱动晶体管驱动所述发光器件发光时,所述初始化信号随所述驱动晶体管的栅极电压的下降连续上升;或,随所述驱动晶体管的栅极电压的上升连续下降。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电半导体显示技术有限公司,未经武汉华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110387008.8/1.html,转载请声明来源钻瓜专利网。