[发明专利]配置共享表项资源池的方法、包交换方法、芯片以及电路有效
申请号: | 202110355203.2 | 申请日: | 2021-04-01 |
公开(公告)号: | CN113098798B | 公开(公告)日: | 2022-06-21 |
发明(设计)人: | 鄢文飞;刘永冲 | 申请(专利权)人: | 烽火通信科技股份有限公司;武汉飞思灵微电子技术有限公司 |
主分类号: | H04L49/103 | 分类号: | H04L49/103;H04L49/25;H04L45/745 |
代理公司: | 深圳市六加知识产权代理有限公司 44372 | 代理人: | 江晓苏 |
地址: | 430000 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 配置 共享 资源 方法 交换 芯片 以及 电路 | ||
1.一种包交换电路,其特征在于,包括:输入端口处理模块、路由资源处理模块、共享表项缓存处理模块和输出端口处理模块,所述共享表项缓存处理模块通过所述路由资源处理模块分别连接所述输入端口处理模块和所述输出端口处理模块;
所述输入端口处理模块,用于接收对共享表项资源池的查表请求,并将所述查表请求对应的查找地址转换为所述共享表项资源池的内部地址;
所述路由资源处理模块,用于根据所述内部地址将所述查表请求分配至所述共享表项缓存处理模块对应的缓存,并获得所述查表请求对应的查找结果,将所述查找结果发送至所述输出端口处理模块;
所述输出端口处理模块,用于返回所述查表请求对应的所述查找结果;
所述路由资源处理模块包括输入总线节点和可配置的路由单元,所述输入总线节点,用于从所述输入端口处理模块获取所述内部地址;所述可配置的路由单元,用于根据所述内部地址和所述输入总线节点从固定总线和交换总线中确定所述查表请求访问所述共享表项资源池的访问路径。
2.根据权利要求1所述的包交换电路,其特征在于,所述路由资源处理模块还包括:输出总线节点、固定总线和交换总线;
当根据所述内部地址计算获得所述查表请求访问的缓存单元与所述输入总线节点属于同一行时,确定通过所述固定总线访问所述缓存单元;当根据所述内部地址计算获得所述查表请求访问的缓存单元与所述输入总线节点属于不同行时,确定通过所述交换总线访问所述缓存单元;
所述输出总线节点,用于根据所述输入总线节点和所述访问路径,将所述查找结果发送至所述输出端口处理模块。
3.根据权利要求2所述的包交换电路,其特征在于,
所述输入总线节点包括多个固定输入总线节点和可配置输入总线节点,所述输入端口处理模块包括多个输入端口;
所述输出总线节点包括多个固定输出总线节点和可配置输出总线节点,所述输出端口处理模块包括多个输出端口;
所述多个固定输入总线节点与所述多个输入端口一一对应,所述多个固定输出总线节点与所述多个输出端口一一对应;
当所述输入端口所需的缓存空间大于预设阈值时,控制所述输入端口连接所述可配置输入总线节点,通过所述可配置输入总线节点访问所述共享表项资源池,并通过所述可配置输出总线节点输出所述查找结果。
4.根据权利要求3所述的包交换电路,其特征在于,所述共享表项缓存处理模块包括n+1组缓存组,所述n是所述输入端口的个数,所述缓存组构成所述共享表项资源池。
5.根据权利要求3或4所述的包交换电路,其特征在于,所述可配置输入总线节点和所述多个固定输入总线节点排成一列,并且所述可配置输入总线节点设于所述多个固定输入总线节点的中间,在所述可配置输入总线节点上部分的所述固定输入总线节点组成第一路由,在所述可配置输入总线节点下部分的所述固定输入总线节点组成第二路由;
其中,所述第一路由中包括一个用于共享所述第二路由的所述固定输入总线节点;所述第二路由中包括一个用于共享所述第一路由的所述固定输入总线节点;
所述可配置输入总线节点用于共享所述第一路由和所述第二路由。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司;武汉飞思灵微电子技术有限公司,未经烽火通信科技股份有限公司;武汉飞思灵微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110355203.2/1.html,转载请声明来源钻瓜专利网。