[发明专利]一种电感元件及其制作方法在审
申请号: | 202110345499.X | 申请日: | 2021-03-31 |
公开(公告)号: | CN113130183A | 公开(公告)日: | 2021-07-16 |
发明(设计)人: | 高鹏;刘开煌;虞成城 | 申请(专利权)人: | 深圳市信维通信股份有限公司 |
主分类号: | H01F27/28 | 分类号: | H01F27/28;H01F27/29;H01F41/00;H01F41/04;H01F41/06 |
代理公司: | 深圳市博锐专利事务所 44275 | 代理人: | 欧阳燕明 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 电感 元件 及其 制作方法 | ||
本发明公开了一种电感元件及其制作方法,包括线圈部;所述线圈部包括多个层叠设置的线圈层;所述线圈部顶部和底部的所述线圈层的预设部分形成电极部;通过在线圈部中形成多个层叠设置的线圈层,可以形成具有高的线圈横截面积和高的磁性材料填充率的电感元件,从而降低了电感元件的直流电阻和提高了电感元件的电感值,并且位于线圈部顶部和底部的线圈层的预设部分直接形成电极部,因此电极部和线圈部的连接处不存在焊接点,可变形能力强,不易发生电极断裂等失效问题,从而提高了电感元件的可靠性。
技术领域
本发明涉及电感技术领域,尤其涉及一种电感元件及其制作方法。
背景技术
随着电子产品的快速发展,高频化、集成化、小型化是其技术发展的趋势,对功率型电感元件总体上要求是小型化、薄型化、高频、低DCR、大电流、低EMI(电磁干扰)和低制造成本。
现有技术中,常采用三种方式制备电感,第一种方式是通过在制备的磁芯部件上绕线后进行压制,来制备一体成型电感,但这种方式不利于小型化和大规模批量制备,且会产生较大的磁滞损耗,较大的磁滞损耗会影响电感磁芯的使用寿命,时间长可能会导致产品失效和电感值降低,从而影响电感元件的可靠性;
第二种方式是通过在固定基板上形成立式的铜柱,再生长为线圈层,但这种方式对设备的对位精度要求极高,且不能提高成型压力从而导致磁粉填充率低下,较低的磁粉填充率不利于提高电感元件的电感值;
第三种方式是采用支撑基板与外部电极连接,但这种方式中电极连接处的接触面积极小,易发生折裂、断路等产品失效问题,从而影响电感元件的可靠性。
据此,需要一种新的电感元件及其制造方法来克服上述问题。
发明内容
本发明所要解决的技术问题是:提供一种电感元件及其制作方法,提高电感元件的可靠性和电感值。
为了解决上述技术问题,本发明采用的一种技术方案为:
一种电感元件,包括线圈部;
所述线圈部包括多个层叠设置的线圈层;
所述线圈部顶部和底部的所述线圈层的预设部分形成电极部。
为了解决上述技术问题,本发明采用的另一种技术方案为:
一种电感元件的制作方法,包括:
制作多个线圈层;
将所述多个线圈层层叠设置形成线圈部;
将所述线圈部顶部和底部的所述线圈层的预设部分形成电极部。
本发明的有益效果在于:本发明提供的一种电感元件及其制作方法,通过在线圈部中形成多个层叠设置的线圈层,可以形成具有高的线圈横截面积和高的磁性材料填充率的电感元件,从而降低了电感元件的直流电阻和提高了电感元件的电感值,并且位于线圈部顶部和底部的线圈层的预设部分直接形成电极部,因此电极部和线圈部的连接处不存在焊接点,可变形能力强,不易发生电极断裂等失效问题,从而提高了电感元件的可靠性。
附图说明
图1为本发明实施例的一种电感元件的结构示意图;
图2为图1中电感元件沿AA’线剖开的截面图;
图3为图1中电感元件的俯视示意图;
图4为本发明实施例的一种电感元件的制作方法的流程示意图。
标号说明:
20、线圈部;10、主体部;201a、基板;201b、线圈图案;201-205、线圈层;201c-204c、预设通孔;211-212、电极部。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市信维通信股份有限公司,未经深圳市信维通信股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110345499.X/2.html,转载请声明来源钻瓜专利网。