[发明专利]一种对多加密芯片的并发机制调度方法、装置及存储介质在审
| 申请号: | 202110296062.1 | 申请日: | 2021-03-19 |
| 公开(公告)号: | CN113010292A | 公开(公告)日: | 2021-06-22 |
| 发明(设计)人: | 徐亚星;王帅;董文强 | 申请(专利权)人: | 广州万协通信息技术有限公司 |
| 主分类号: | G06F9/48 | 分类号: | G06F9/48;G06F15/78 |
| 代理公司: | 北京市盛峰律师事务所 11337 | 代理人: | 于国富 |
| 地址: | 510400 广东省广州市白云区北太路1633*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 加密 芯片 并发 机制 调度 方法 装置 存储 介质 | ||
1.一种对多加密芯片的并发机制调度方法,其特征在于,包括以下步骤:
S1,将多个加密芯片集成于一体成为多加密芯片,并在PC端内存中建立一个连续环形结构体数组变量,且每个数组元素对应一个加密芯片;
S2,将多个加密芯片添加标签加以区分,确定各个加密芯片的数据包处理类型;
S3,获取待加解密处理的音视频数据包,解析所述音视频数据包,然后通过并发调度多加密芯片对待加解密音视频数据包实施分工分级加解密处理过程。
2.根据权利要求1所述的对多加密芯片的并发机制调度方法,其特征在于,步骤S2和S3之间还包括在PC端内存中创建线程池,以用于后续在多加密芯片并发处理时添加新线程,并在并发处理过程结束后收回新线程。
3.根据权利要求1所述的对多加密芯片的并发机制调度方法,其特征在于,步骤S3中具体包括:
S31,对获取到的待加解密音视频数据包进行解析,并将各类型待加解密数据包解析到对应的PRIVATE_MTU数组中;
S32,读取各个PRIVATE_MTU数组头部信息,获取参数algorithm的具体值,从而确定所述音视频数据包的算法类型,若是非对称算法类型的音视频数据包,则进入步骤S33;否则进入步骤S34;
S33,所述非对称算法类型的音视频数据包匹配到非对称字符串规则,即调用函数A接口所对应的label1加密芯片对该音视频数据包进行加解密处理;
S34,判断该音视频数据包属于大数据包还是小数据包,若是小数据包,则调用函数B接口映射的label2或label3加密芯片对所述小数据包进行加解密处理;若是大数据包则进入步骤S35;
S35,将所述大数据包进行数据分片处理,并将分片后的数据保存于一个链表节点中;遍历所述链表节点,依次处理分片数据。
4.根据权利要求3所述的对多加密芯片的并发机制调度方法,其特征在于,步骤S34中判断该数据包属于大数据包还是小数据包的具体判断方法是比较数据包长度是否大于当前PRIVATE_MTU_SIZE;若大于当前PRIVATE_MTU_SIZE,则该数据包为大数据包,否则为小数据包。
5.根据权利要求3所述的对多加密芯片的并发机制调度方法,其特征在于,步骤S35中遍历所述链表节点,依次处理分片数据具体包括:调用函数C接口,然后将函数C接口的各个参数与剩余加密芯片一一对应处理;遍历链表中各个节点所包含的数组内容和数组大小并传递节点,每处理一个节点后线程池会新开一个执行线路,采用相应执行线路将处理后的数据返回至数据包。
6.根据权利要求1所述的对多加密芯片的并发机制调度方法,其特征在于,步骤S2中区分多加密芯片的方式为采用持久化方式为各个加密芯片打上标签,包括label1,label2,…,labeln,其中n为加密芯片的数量。
7.一种对多加密芯片的并发机制的调度装置,其特征在于,包括存储器和处理器,所述存储器用于存储计算机程序;
所述处理器用于执行计算机程序以实现权利要求1-6任一所述的对多加密芯片的并发机制调度方法的步骤。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被执行时实现权利要求1-6任一所述的对多加密芯片的并发机制调度方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州万协通信息技术有限公司,未经广州万协通信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110296062.1/1.html,转载请声明来源钻瓜专利网。





