[发明专利]应用于众核芯片的通信方法、众核芯片及存储介质在审
申请号: | 202110295620.2 | 申请日: | 2021-03-19 |
公开(公告)号: | CN112925739A | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | 施路平;赵蓉;马骋;王冠睿;裴京 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 100084*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 芯片 通信 方法 存储 介质 | ||
本公开涉及通信技术领域,尤其涉及一种应用于众核芯片的通信方法、众核芯片及存储介质。该方法应用于众核芯片,众核芯片至少包括第一时序簇和第二时序簇,第一时序簇和第二时序簇在工作周期上是异步的,第一时序簇中的功能核向第二时序簇中的功能核发送即时原语请求,即时原语请求用于指示第二时序簇中的功能核在第二时序簇的当前工作周期后返回即时原语应答;第一时序簇中的功能核接收到即时原语应答后,进行与第二时序簇中的功能核之间的数据传输。本公开实施例通过传输即时原语请求和应答机制,实现了众核芯片中异步时序簇之间的数据传输,减少了众核芯片中的整体等待时间,提高了计算效率和执行速度,提高了众核芯片的整体运行性能。
技术领域
本公开涉及通信技术领域,尤其涉及一种应用于众核芯片的通信方法、众核芯片及存储介质。
背景技术
随着人工智能技术的发展,用户对芯片处理能力的要求越来越高,由于单核芯片的处理能力有限,因此众核芯片的使用越来越广泛。通过将计算任务被分配到多个核的组合中去并行执行,来提高处理能力。在众核芯片中,不但需要执行每个核中被分派的计算任务,还需要进行核与核之间的数据传输。众核芯片中的核内计算任务和核间通信任务的执行机制,会影响到众核芯片的整体运行性能。
如何提高众核芯片的整体运行性能,相关技术中尚未提供一种合理且有效的实现方式。
发明内容
有鉴于此,本公开提出了一种应用于众核芯片的通信方法、众核芯片及存储介质。所述技术方案包括:
根据本公开的一方面,提供了一种应用于众核芯片的通信方法,所述众核芯片至少包括第一时序簇和第二时序簇,所述第一时序簇和所述第二时序簇在工作周期上是异步的,所述方法包括:
所述第一时序簇中的功能核向所述第二时序簇中的功能核发送即时原语请求,所述即时原语请求用于指示所述第二时序簇中的功能核在所述第二时序簇的当前工作周期后返回即时原语应答;
所述第一时序簇中的功能核接收到所述即时原语应答后,进行与所述第二时序簇中的功能核之间的数据传输。
在一种可能的实现方式中,所述第一时序簇中的功能核向所述第二时序簇中的功能核发送即时原语请求,包括:
所述第一时序簇中的功能核获取第一工作周期的静态原语指令,所述静态原语指令用于指示预先配置的核间通信任务,所述第一工作周期为所述第一时序簇的当前工作周期;
所述第一时序簇中的功能核根据所述核间通信任务,在所述第一工作周期内向所述第二时序簇中的功能核发送所述即时原语请求。
在另一种可能的实现方式中,所述第一时序簇中的功能核向所述第二时序簇中的功能核发送即时原语请求之后,还包括:
所述第二时序簇中的功能核在第二工作周期内接收到所述即时原语请求后,将所述即时原语请求存储在缓存中,所述第二工作周期为所述第二时序簇的当前工作周期,所述第二工作周期不同于所述第一工作周期;
所述第二时序簇中的功能核在所述第二工作周期后返回所述即时原语请求对应的即时原语应答。
在另一种可能的实现方式中,所述第二时序簇中的功能核在所述第二工作周期后返回所述即时原语请求对应的即时原语应答,包括:
所述第二时序簇中的功能核在执行完指定个数的静态原语指令后或者在所述第二工作周期后的目标工作周期后,返回所述即时原语请求对应的所述即时原语应答;
其中,所述目标工作周期与所述第二工作周期之间的周期个数差值为预设阈值。
在另一种可能的实现方式中,所述第一时序簇中的功能核接收到所述即时原语应答后,进行与所述第二时序簇中的功能核之间的数据传输,包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110295620.2/2.html,转载请声明来源钻瓜专利网。