[发明专利]一种基于反熔丝FPGA的半数字化USB应答机装置有效
申请号: | 202110267634.3 | 申请日: | 2021-03-12 |
公开(公告)号: | CN113067599B | 公开(公告)日: | 2022-07-15 |
发明(设计)人: | 徐锡超;闫复利;谢静波;曹亚萍;杨讷;邢代玉 | 申请(专利权)人: | 上海航天电子有限公司;上海科学仪器厂有限公司 |
主分类号: | H04B1/59 | 分类号: | H04B1/59 |
代理公司: | 上海航天局专利中心 31107 | 代理人: | 余岢 |
地址: | 201821 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 反熔丝 fpga 半数 usb 应答 装置 | ||
1.一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,包括射频通道模块和数字基带模块;所述射频通道模块包括接收通道、低频处理模块、发射通道和双工器;上行信号经接收通道变频后输出二中频信号,所述二中频信号经过低频处理模块完成信号的解调后,输出PSK信号至数字基带模块进行处理;数字基带模块将处理后的信号传输至发射通道,发射通道将信号进行二次变频后变为射频信号,通过双工器发出;
所述低频处理模块包括依次连接的环路滤波器单元、AGC单元和侧音解调单元;AGC通过将收到信号的幅度波动转化成不同大小的电压值,从而控制接收通道的电调衰减器,使接收通道输出的中频信号幅度稳定;侧音解调单元将信号输送至PSK解调模块进行解调,输出PSK信号至数字基带模块进行调制;
所述数字基带模块包括用于上行信号处理的FPGA1和用于上、下行信号处理的FPGA2;
所述FPGA1包括:
鉴相参考信号产生单元:产生固定频率的鉴相参考信号;
PSK解调单元:根据ADC采样得到的PSK信号送给鉴相电路构建环路;同时解调遥控副载波信号输出遥控PCM码流;
所述FPGA2包括:
下行调制单元:采集遥测PCM信号,进行BPSK调制,同时采集解调出的测距音信号,并与遥测BPSK信号合路,进行PM调制;相干时,载波按上下行相干转发频比转发载波环的压控电压信号,PM调制载波频点为固定载波频率与转发的压控电压信号之和;非相干时,PM调制载波频点为固定载波频率;
多普勒频移补偿单元:根据载波环的压控电压产生鉴相参考信号;采集压控信号,根据压控信号输出上行补偿信号。
2.如权利要求1所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述半数字化USB应答机装置还包括电源模块,用于给射频通道模块和数字基带模块供电。
3.如权利要求2所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述接收通道包括依次连接的接收前端模块、二混频电路、收发通道本振链路和锁相倍频器模块。
4.如权利要求2所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述数字基带模块包括依次连接的信号采集单元、信号处理单元、信号输出单元和PSK解调单元。
5.如权利要求4所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述信号采集单元将采集的压控信号、测距音信号、遥测信号送到信号处理单元进行处理后,通过信号输出单元输出基准信号;所述PSK解调单元对遥控副载波信号进行解调,即PSK信号解调。
6.如权利要求4所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述PSK解调单元采用反熔丝FPGA。
7.如权利要求2所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述数字基带模块提供通道模块模拟锁相环所需的鉴相参考信号,同时数字基带模块采集通道模块鉴相器输出压控信号;数字基带模块根据压控信号输出上行补偿信号,生成含有补偿多普勒频移的上行补偿信号;所述上行补偿该信号与通道60MHz时钟信号的倍频信号混频后作为接收二本振信号,从而形成闭合环路,使模拟锁相环完成捕获。
8.权利要求2所述的一种基于反熔丝FPGA的半数字化USB应答机装置,其特征在于,所述电源模块为DC/DC模块,所述双工器用于信号合路及隔离,包括接收滤波器和发射滤波器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天电子有限公司;上海科学仪器厂有限公司,未经上海航天电子有限公司;上海科学仪器厂有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110267634.3/1.html,转载请声明来源钻瓜专利网。