[发明专利]FPGA芯片的自动化开发方法及装置、电子设备在审
申请号: | 202110252774.3 | 申请日: | 2021-03-08 |
公开(公告)号: | CN112949233A | 公开(公告)日: | 2021-06-11 |
发明(设计)人: | 钟裕捷;张钰玫;钟昌斈;钟昌佑 | 申请(专利权)人: | 北京士昌鼎科技有限公司 |
主分类号: | G06F30/34 | 分类号: | G06F30/34 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 钟扬飞 |
地址: | 100000 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 芯片 自动化 开发 方法 装置 电子设备 | ||
本申请提供一种FPGA芯片的自动化开发方法及装置、电子设备、存储介质,该方法包括:获取仿真文件列表和管脚分配定义文件;通过文件引擎对所述仿真文件列表进行格式转换;根据格式转换后的仿真文件列表生成FPGA文件列表;通过设置引擎整合所述FPGA文件列表和管脚分配定义文件,生成自动化运行文件;调用所述自动化运行文件,生成仿真电路文件、时序报告、标准延迟文件以及配置比特流文件。从而可以有效的在FPGA环境验证电路和软件,无需专人管理,降低人力和时间成本。
技术领域
本申请涉及芯片技术领域,特别涉及一种FPGA芯片的自动化开发方法及装置、电子设备、计算机可读存储介质。
背景技术
片上系统(System On Chip,SOC)是指在单芯片上集成微电子应用产品所需的全部功能系统,其是以超深亚微米(Very Deep Submicron,VDSM)工艺和知识产权(Intellectual Property,IP)核复用技术为支撑。SOC技术是当前大规模集成电路(VeryLarge Scale Integrate,VLSI)的发展趋势,也是解决电子产品开发中的及时上市(Timeto Market,TTM)的主要技术与方法。
随着深亚微米技术的高速发展,芯片的集成规模越来越大,芯片功能的验证变得越来越重要和复杂耗时,芯片的设计方法也随之发生了巨大的变化。目前,仿真验证工作约占整个片上系统芯片开发周期的50%~80%。然而传统的芯片仿真验证时间长、自动化程度低、耗时费力,这就导致整个芯片的开发周期变长。
传统的验证测试模式是开环,需专人管理控制输入测试向量和观察仿真波形,耗时耗力,同时也会影响芯片推出市场的时间。
发明内容
本申请实施例提供了FPGA芯片的自动化开发方法,用以缩短开发时间,降低人力成本。
本申请实施例提供了一种FPGA芯片的自动化开发方法,包括:
获取仿真文件列表和管脚分配定义文件;
通过文件引擎对所述仿真文件列表进行格式转换;
根据格式转换后的仿真文件列表生成FPGA文件列表;
通过设置引擎整合所述FPGA文件列表和管脚分配定义文件,生成自动化运行文件;
调用所述自动化运行文件,生成仿真电路文件、时序报告、标准延迟文件以及配置比特流文件。
在一实施例中,所述FPGA文件列表包括:电路模块文件、FPGA工艺库文件、FPGA综合选项、布局选项和布线选项。
在一实施例中,所述通过设置引擎整合所述FPGA文件列表和管脚分配定义文件,生成自动化运行文件,包括:
读入FPGA文件列表和管脚分配定义文件;
设置FPGA综合策略、FPGA映射策略、FPGA布局布线策略以及输出文件策略,得到所述自动化运行文件。
在一实施例中,所述FPGA综合策略,包括:
根据FPGA型号以及FPGA工具将RTL代码综合成门级网表。
在一实施例中,所述FPGA映射策略,包括:
将所述门级网表映射到FPGA型号的器件。
在一实施例中,所述FPGA映射策略,包括:
若电路占用资源未超出FPGA型号的器件所能提供的资源,生成所述FPGA型号的器件的布局和布线策略。
在一实施例中,本申请实施例提供的方法还包括:
获取电路设计文件;
根据所述电路设计文件,生成RTL代码;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京士昌鼎科技有限公司,未经北京士昌鼎科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110252774.3/2.html,转载请声明来源钻瓜专利网。