[发明专利]存储器器件、计算器件以及计算方法在审
申请号: | 202110215393.8 | 申请日: | 2021-02-25 |
公开(公告)号: | CN113314163A | 公开(公告)日: | 2021-08-27 |
发明(设计)人: | 张琮永;藤原英弘;廖宏仁;陈炎辉;王奕;森阳纪 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C7/12 | 分类号: | G11C7/12;G11C8/08;G11C7/10 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 器件 计算 以及 计算方法 | ||
1.一种存储器器件,包括:
存储元件,具有写入控制输入、权重输入和权重输出,并适于响应于来自所述写入控制输入的写入控制信号而在所述权重输入处接收权重值并存储所述权重值;
电容器;
第一开关器件,具有数据输入,并适于响应于所述数据输入处的数据输入控制信号而将所述存储元件的所述权重输出互连至所述电容器的第一端;以及
第二开关器件,具有读取控制输入,并适于响应于所述读取控制输入处的读取控制信号而将所述电容器的所述第一端互连至读取位线(“RBL”)。
2.根据权利要求1所述的存储器器件,其中,所述存储元件包括静态随机存取存储器(“SRAM”)单元。
3.根据权利要求2所述的存储器器件,其中,所述第二开关器件与所述第一开关器件适于协作以使所述电容器的所述第一端与所述存储元件断开,并在一个开关状态下通过所述RBL对所述电容器放电,并使所述电容的所述第一端所述RBL断开并在另一开关状态下将所述电容器的所述第一端与所述存储元件的所述权重输出互连。
4.根据权利要求1所述的存储器器件,还包括开关器件,所述开关器件跨所述电容器连接并适于通过所述开关器件对所述电容器放电。
5.根据权利要求1所述的存储器器件,其中,所述存储元件包括在第一节点和第二节点处彼此交叉耦合的一对CMOS反相器,并且其中,所述第一开关器件适于响应于所述数据输入处的数据输入控制信号而将所述第一节点互连至所述电容器的第一端。
6.根据权利要求1所述的存储器器件,其中,所述第一开关器件包括具有一对互补数据输入的CMOS传输门。
7.根据权利要求5所述的存储器器件,还包括存取开关器件,所述存取开关器件具有写入控制输入并适于响应于所述写入控制输入处的写入控制信号而将所述第二节点互连至写入位线(“WBL”)。
8.根据权利要求1所述的存储器器件,还包括:
第二存储元件,具有写入控制输入、权重输入和权重输出,并适于响应于来自所述写入控制输入的第二写入控制信号而在所述权重输入处接收权重值并存储所述权重值;
第二电容器;
第三开关器件,具有数据输入,并适于响应于所述第三开关器件的所述数据输入处的数据输入控制信号而将所述第二存储元件的所述权重输出互连至所述第二电容器的第一端;以及
第四开关器件,其具有读取控制输入,并适于响应于所述第四开关的所述读取控制输入处的读取控制信号而将所述第二电容器的所述第一端互连至所述RBL。
9.一种计算器件,包括:
多个读取位线(“RBL”);
多个写入位线(“WBL”);
多个写入字线(“WWL”);
多个输入线(“IN”);
多个评估线(“EVAL”);
多个存储器单元,逻辑上以行和列布置,所述存储器单元的所述列中的每个与所述RBL中的相应一个和所述WBL中的相应一个相关联,所述存储器单元的所述行中的每个与所述WWL中的相应一个、所述IN中的一个和所述EVAL中的一个相关联,所述存储器器件中的每个包括:
存储元件,具有写入控制输入、权重输入以及权重输出,所述写入控制输入连接至与所述存储元件所属的行相关联的所述WWL,所述权重输入连接至与所述存储器单元所属的列相关联的所述WBL,并且所述存储元件适于响应于来自所述WWL的写入控制信号而从所述WBL接收权重值并存储所述权重值;
电容器;
第一开关器件,具有连接至与所述存储器单元所属的行相关联的所述IN的数据输入,并适于响应于来自所述IN的数据输入控制信号而将所述存储元件的所述权重输出互连至所述电容器的第一端;和
第二开关器件,具有连接至与所述存储器单元所属的行相关联的所述EVAL的读取控制输入,并适于响应于来自所述EVAL的读取控制信号而将所述电容器的所述第一端互连至与所述存储器单元所属的行相关联的所述RBL。
10.一种计算方法,包括:
生成乘积信号集,所述乘积信号集各自指示对应于输入信号集中的一个的值与存储在一组数据存储元件中的相应一个中的值的乘积;
将跨一组电容器的电压设置成预定电平,所述组电容器各自对应于所述组数据存储元件中的一个;
在跨所述组电容器的所述电压已设置成所述预定电平之后,将所述乘积信号集施加至所述组电容器中的所述相应电容器;
在已将所述乘积信号施加至所述电容器之后将所述电容器放电至输出线;以及
在所述输出线上生成表示所述乘积信号之和的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110215393.8/1.html,转载请声明来源钻瓜专利网。