[发明专利]一种基于FPGA的芯片内部寄存器高可靠配置方法有效

专利信息
申请号: 202110213827.0 申请日: 2021-02-25
公开(公告)号: CN112835648B 公开(公告)日: 2022-03-25
发明(设计)人: 王华;张辉;刘庆;王华伟;曹剑中 申请(专利权)人: 中国科学院西安光学精密机械研究所
主分类号: G06F9/445 分类号: G06F9/445;G06F9/30
代理公司: 西安智邦专利商标代理有限公司 61211 代理人: 郑丽红
地址: 710119 陕西省西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 fpga 芯片 内部 寄存器 可靠 配置 方法
【权利要求书】:

1.一种基于FPGA的芯片内部寄存器高可靠配置方法,其特征在于,包括以下步骤:

步骤一、初始化寄存器列表信息;

对寄存器列表信息进行初始化,所述寄存器列表信息包括可读写寄存器信息和只读寄存器信息,所述可读写寄存器信息包括寄存器地址、初始化配置值和读写标志信息,所述只读寄存器信息包括寄存器地址和只读标志信息;

步骤二、启动寄存器配置过程;

在开始配置信号和/或重配置信号有效时,FPGA内部状态机跳出等待配置状态进入下一步骤;

步骤三、寄存器配置过程;

3.1)数据获取;

根据配置寄存器计数器,从初始化寄存器列表信息获取当前需要写读或者只读寄存器的地址、寄存器值和读写标志,根据读写标志状态机进入不同的状态,若读写标志为既写又读,则执行步骤3.2);若读写标志为只读,则执行步骤3.3);

3.2)寄存器写操作;

FPGA依据外围芯片的配置接口写时序要求产生相应的波形,写操作完成后,执行步骤3.3);

3.3)寄存器读操作;

FPGA依据外围芯片的配置接口读时序要求产生相应的波形,并接收外围芯片送出的当前地址寄存器数据,按照输出时序进行整理和/或转换,读操作完成后,执行步骤3.4);

3.4)数据判定;

若当前操作的寄存器读写标志为既写又读,则判断当前地址寄存器读出数据是否与步骤3.2)写入数据是否一致,若一致则执行步骤3.5),反之,执行步骤3.1);当前地址寄存器读出数据是步骤3.3)读操作时外围芯片送出的当前地址寄存器数据并经过整理和/或转换后的数据;

若当前操作的寄存器读写标志为只读,则判断当前地址寄存器读出数据是否在正常范围内,若正常则执行步骤3.1),反之执行步骤3.3);

3.5)寄存器配置计数器更新;

完成当前寄存器操作后,判断所有寄存器是否询查完毕,若未完成则寄存器配置计数器加1或减1,并重复步骤3.1)~步骤3.5),直至所有寄存器配置或询查完毕;反之,返回步骤二。

2.根据权利要求1所述的基于FPGA的芯片内部寄存器高可靠配置方法,其特征在于:步骤一中,寄存器列表信息被预先存储在FPGA内部ROM中,上电自动加载。

3.根据权利要求2所述的基于FPGA的芯片内部寄存器高可靠配置方法,其特征在于:步骤二中,开始配置信号和/或重配置信号是上电启动、复位或模式切换时产生的启动寄存器配置信号。

4.根据权利要求1或2或3所述的基于FPGA的芯片内部寄存器高可靠配置方法,其特征在于:步骤3.2)中,配置接口包括I2C、SPI、JTAG、UART接口。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院西安光学精密机械研究所,未经中国科学院西安光学精密机械研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202110213827.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top