[发明专利]多核共享启动系统及其控制方法、存储介质在审
申请号: | 202110196654.6 | 申请日: | 2021-02-22 |
公开(公告)号: | CN112905522A | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 宋斌;张航天 | 申请(专利权)人: | 深圳市显控科技股份有限公司 |
主分类号: | G06F15/177 | 分类号: | G06F15/177;G06F15/173 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 洪铭福 |
地址: | 518000 广东省深圳市深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多核 共享 启动 系统 及其 控制 方法 存储 介质 | ||
1.一种多核共享启动系统控制方法,其特征在于,多个CPU分别与存储芯片连接,所述存储芯片存储有共用的待读取数据,包括:
多个所述CPU顺序启动;
当一个所述CPU从所述存储芯片中完成读取所述待读取数据后,关闭自身的数据读取接口,下一个所述CPU开始从所述存储芯片中读取所述待读取数据,直至所有所述CPU完成数据读取。
2.根据权利要求1所述的种多核共享启动系统控制方法,其特征在于,所述数据读取接口是SPI接口。
3.根据权利要求1或2所述的种多核共享启动系统控制方法,其特征在于,所述CPU与所述存储芯片之间连接有选通模块,所述选通模块具有多个数据端口,所述数据端口分别与所述CPU连接,且所述数据端口根据所述CPU的使能信号开启或关闭。
4.一种存储介质,用于计算机可读存储,其特征在于,所述存储介质存储有一个或者多个程序,所述一个或者多个程序可被一个或者多个处理器执行,以实现权利要求1至3中任一项所述的多核共享启动系统控制方法的步骤。
5.一种多核共享启动系统,其特征在于,包括:
存储芯片;
多个顺序启动的CPU,所述CPU具有数据读取接口和使能输出端;
选通模块,具有第一数据端、多个通道切换控制端和多个第二数据端,所述选通模块的第一数据端与所述存储芯片连接,所述选通模块的通道切换控制端分别与对应的所述CPU的使能输出端连接,所述选通模块的第二数据端分别与对应的所述CPU的数据读取接口连接。
6.根据权利要求5所述的多核共享启动系统,其特征在于,所述选通模块包括一个多选一的选通开关,所述选通开关的第一数据端与所述存储芯片连接,所述选通开关的第二数据端与对应的所述CPU的输入端连接,所述选通开关的通道切换控制端与对应的所述CPU的使能输出端连接。
7.根据权利要求5所述的多核共享启动系统,其特征在于,所述选通模块包括多个多选一的选通开关,多个所述选通开关级联连接。
8.根据权利要求7所述的多核共享启动系统,其特征在于,多个所述选通开关呈树状或链状级联连接。
9.根据权利要求8所述的多核共享启动系统,其特征在于,当多个所述选通开关呈树状级联连接,所述选通开关包括基层选通开关和高层选通开关,所述基层选通开关的第二数据端与所述CPU连接,所述基层选通开关的第一数据端与所述高层选通开关的第二数据端连接,且所述高层选通开关的第一数据端与下一级的所述高层选通开关的第二数据端连接,且最后一级的所述高层选通开关的第一数据端与所述存储芯片连接,所述基层选通开关或所述高层选通开关的通道切换控制端与对应的所述CPU的使能输出端连接。
10.根据权利要求5至9任意一项所述的多核共享启动系统,其特征在于,所述CPU的数据读取接口采用SPI接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市显控科技股份有限公司,未经深圳市显控科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110196654.6/1.html,转载请声明来源钻瓜专利网。