[发明专利]一种BIOS启动方法、装置、设备及可读存储介质在审
| 申请号: | 202110105772.1 | 申请日: | 2021-01-26 |
| 公开(公告)号: | CN112817645A | 公开(公告)日: | 2021-05-18 |
| 发明(设计)人: | 张国磊 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
| 主分类号: | G06F9/4401 | 分类号: | G06F9/4401;G06F9/445 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王云晓 |
| 地址: | 250101 山东*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 bios 启动 方法 装置 设备 可读 存储 介质 | ||
本申请公开了一种BIOS启动方法、装置、设备及可读存储介质。本申请公开的方法应用于FPGA,包括:若BIOS上电,则从BMC处获取SPI存储器的控制权,以从SPI存储器中读取目标数据中的部分数据;目标数据为启动BIOS所需的全部数据;将控制权交还给BMC,并计算部分数据的校验值;对校验值进行校验,若校验通过,则利用BMC加载SPI存储器中的目标数据,以启动BIOS。本申请能够在BIOS上电时,检测BIOS的有效性和可用性,从而可避免服务器启动后因BIOS不可用而导致运行故障。相应地,本申请提供的一种BIOS启动装置、设备及可读存储介质,也同样具有上述技术效果。
技术领域
本申请涉及计算机技术领域,特别涉及一种BIOS启动方法、装置、设备及可读存储介质。
背景技术
目前,在服务器上电过程中,可以控制服务器中BIOS(Basic Input/OutputSystem,基本输入/输出系统)的上电顺序,但没有对BIOS的有效性和可用性进行判断,为服务器的安全运行留下了隐患。因此,在BIOS上电时,如何检验BIOS有效性和可用性,是本领域技术人员需要解决的问题。
发明内容
有鉴于此,本申请的目的在于提供一种BIOS启动方法、装置、设备及可读存储介质,以检验BIOS有效性和可用性。其具体方案如下:
第一方面,本申请提供了一种BIOS启动方法,应用于FPGA,包括:
若BIOS上电,则从BMC处获取SPI存储器的控制权,以从所述SPI存储器中读取目标数据中的部分数据;所述目标数据为启动所述BIOS所需的全部数据;
将所述控制权交还给所述BMC,并计算所述部分数据的校验值;
对所述校验值进行校验,若校验通过,则利用所述BMC加载所述SPI存储器中的所述目标数据,以启动所述BIOS。
优选地,所述从所述SPI存储器中读取目标数据中的部分数据,包括:
从所述SPI存储器中读取所述目标数据中的前N位数据,N为16进制数且不小于0x2000。
优选地,所述从所述SPI存储器中读取目标数据中的部分数据,包括:
从所述SPI存储器中读取所述目标数据中的后N位数据,N为16进制数且不小于0x2000。
优选地,所述从所述SPI存储器中读取目标数据中的部分数据,包括:
从所述SPI存储器中读取所述目标数据中的第X位至第X+N位的数据,X和N为16进制数且N不小于0x2000。
优选地,所述计算所述部分数据的校验值,包括:
计算所述部分数据的MD5值。
优选地,所述对所述校验值进行校验,包括:
判断所述MD5值与FPGA中的预置MD5值是否一致;所述预置MD5值基于所述部分数据计算获得,并存储在所述FPGA中;
若是,则校验通过;否则,校验未通过。
优选地,若对所述BIOS进行升级,则保持所述部分数据不变。
第二方面,本申请提供了一种BIOS启动装置,应用于FPGA,包括:
读取模块,用于若BIOS上电,则从BMC处获取SPI存储器的控制权,以从所述SPI存储器中读取目标数据中的部分数据;所述目标数据为启动所述BIOS所需的全部数据;
计算模块,用于将所述控制权交还给所述BMC,并计算所述部分数据的校验值;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110105772.1/2.html,转载请声明来源钻瓜专利网。





