[发明专利]存储器内处理器件在审
申请号: | 202110018908.5 | 申请日: | 2021-01-07 |
公开(公告)号: | CN113157632A | 公开(公告)日: | 2021-07-23 |
发明(设计)人: | 宋清基 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F7/52 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;阮爱青 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 处理 器件 | ||
1.一种存储器内处理器件,包括:
多个储存区域,其被配置为包括第一组储存区域和第二组储存区域;以及
多个乘法/累加MAC运算器,其被配置为经由全局数据输入/输出GIO线与所述第一组储存区域和所述第二组储存区域进行通信,
其中,与所述第一组储存区域中的一个储存区域相对应的第一储存区域、与所述第二组储存区域中的一个储存区域相对应的第二储存区域以及与所述多个MAC运算器中的一个MAC运算器相对应的第一MAC运算器构成一个MAC单元,以及
其中,所述第一MAC运算器被配置为经由所述GIO线分别从所述第一储存区域和所述第二储存区域接收第一数据和第二数据,以对所述第一数据和所述第二数据执行MAC算术运算并且输出所述MAC算术运算的结果。
2.根据权利要求1所述的存储器内处理器件,
其中,所述第一组储存区域包括所述多个储存区域之中的奇数储存区域,
其中,所述第二组储存区域包括所述多个储存区域之中的偶数储存区域,以及
其中,所述第一储存区域和所述第二储存区域被设置为在列中彼此相邻,并且分别对应于所述奇数储存区域中的一个和所述偶数储存区域中的一个。
3.根据权利要求1所述的存储器内处理器件,其中,在所述第一组储存区域中的储存区域的数量、在所述第二组储存区域中的储存区域的数量以及所述多个MAC运算器的数量彼此相等。
4.根据权利要求1所述的存储器内处理器件,其中,所述存储器内处理器件被配置为经由所述GIO线顺序地发送从所述第一储存区域输出的所述第一数据和从所述第二储存区域输出的所述第二数据。
5.根据权利要求1所述的存储器内处理器件,其中,所述存储器内处理器件被配置为响应于请求MAC计算的外部命令而在预定的固定时间期间执行作为确定性MAC算术运算的所述MAC算术运算。
6.根据权利要求1所述的存储器内处理器件,还包括:
命令解码器,其被配置为响应于请求MAC计算的外部命令而生成第一内部命令信号、第二内部命令信号和第三内部命令信号;以及
MAC命令生成器,其被配置为响应于所述第一内部命令信号、所述第二内部命令信号和所述第三内部命令信号而生成并输出第一MAC命令信号、第二MAC命令信号、第三MAC命令信号、第四MAC命令信号、第五MAC命令信号和第六MAC命令信号。
7.根据权利要求6所述的存储器内处理器件,其中,所述命令解码器被配置为利用固定的时间间隔来顺序地输出所述第一内部命令信号、所述第二内部命令信号和所述第三内部命令信号。
8.根据权利要求7所述的存储器内处理器件,其中,所述MAC命令生成器被配置为:
响应于所述第一内部命令信号而生成所述第一MAC命令信号;
响应于所述第二内部命令信号而生成所述第二MAC命令信号、所述第三MAC命令信号、所述第四MAC命令信号和所述第五MAC命令信号;以及
响应于所述第三内部命令信号而生成所述第六MAC命令信号。
9.根据权利要求7所述的存储器内处理器件,
其中,所述第一MAC命令信号是用于激活包括在所述MAC单元中的所述第一储存区域和所述第二储存区域的控制信号,
其中,所述第二MAC命令信号是用于从包括在所述MAC单元中的所述第一储存区域中读取出所述第一数据的控制信号,
其中,所述第三MAC命令信号是用于从包括在所述MAC单元中的所述第二储存区域中读取出所述第二数据的控制信号,
其中,所述第四MAC命令信号是用于将所述第一数据锁存至所述第一MAC运算器中的控制信号,
其中,所述第五MAC命令信号是用于将所述第二数据锁存至所述第一MAC运算器中的控制信号,以及
其中,所述第六MAC命令信号是用于锁存所述第一MAC运算器的MAC结果数据的控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110018908.5/1.html,转载请声明来源钻瓜专利网。