[实用新型]降低极限环路振荡的数字LDO电路有效
| 申请号: | 202022185600.3 | 申请日: | 2020-09-29 |
| 公开(公告)号: | CN212694306U | 公开(公告)日: | 2021-03-12 |
| 发明(设计)人: | 邵国强;李思臻;余凯;吴锋霖 | 申请(专利权)人: | 广东工业大学 |
| 主分类号: | G05F3/26 | 分类号: | G05F3/26 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 郭帅 |
| 地址: | 510060 广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 降低 极限 环路 振荡 数字 ldo 电路 | ||
1.一种降低极限环路振荡的数字LDO电路,其特征在于,包括:依次连接的数字LDO电路、LCO检测电路和LCO降低电路,且所述数字LDO电路连接所述LCO降低电路;
所述LCO检测电路用于将所述数字LDO电路的输出电压与最大过冲电压进行比较,根据比较结果来控制所述LCO降低电路的开启;在所述LCO降低电路开启时抑制所述输出电压升高,降低极限环路振荡。
2.根据权利要求1所述的降低极限环路振荡的数字LDO电路,其特征在于,还包括:
所述LCO检测电路还用于根据所述比较结果来控制所述LCO降低电路关闭,输出所述输出电压。
3.根据权利要求1所述的降低极限环路振荡的数字LDO电路,其特征在于,所述数字LDO电路包括依次连接的时钟比较器、双向移位寄存器和开关阵列;
所述时钟比较器的负向输入端用于输入参考电压,所述时钟比较器的正向输入端用于输入输出电压;
所述开关阵列连接所述LCO降低电路。
4.根据权利要求3所述的降低极限环路振荡的数字LDO电路,其特征在于,所述LCO检测电路包括依次连接的静态比较器和反相器;其中所述静态比较器的正向输入端用于输入所述输出电压,所述静态比较器的负向输入端用于输入所述最大过冲电压;所述反相器的输出端连接所述LCO降低电路。
5.根据权利要求4所述的降低极限环路振荡的数字LDO电路,其特征在于,所述LCO降低电路包括依次连接的电流镜控制电路和所述电流镜电路;其中,所述反相器的输出端连接所述电流镜控制电路,所述开关阵列连接所述电流镜电路;
当所述反相器输出低电平信号时,所述电流镜控制电路关闭,所述电流镜电路降低所述数字LDO电路的输出电流,来抑制所述输出电压升高。
6.根据权利要求5所述的降低极限环路振荡的数字LDO电路,其特征在于,所述电流镜控制电路为控制开关。
7.根据权利要求5或6所述的降低极限环路振荡的数字LDO电路,其特征在于,所述电流镜电路包括两个NMOS管组,两个所述NMOS管相连接;其中每个NMOS管组包括多个NMOS管,多个所述NMOS管串联和/或并联;
所述电流镜控制电路连接在两个NMOS管组之间。
8.根据权利要求7所述的降低极限环路振荡的数字LDO电路,其特征在于,所述开关阵列为PMOS管开关阵列。
9.根据权利要求6所述的降低极限环路振荡的数字LDO电路,其特征在于,所述控制开关为NMOS管或PMOS管。
10.根据权利要求8所述的降低极限环路振荡的数字LDO电路,其特征在于,所述PMOS管开关阵列包括多个PMOS管,多个所述PMOS管串联和/或并联。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022185600.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可并机光伏市电混合供电装置
- 下一篇:一种可向下倾斜的玻璃取料装置





