[发明专利]双通道同步复装载脉冲发生方法在审
| 申请号: | 202011579629.8 | 申请日: | 2020-12-28 |
| 公开(公告)号: | CN112787638A | 公开(公告)日: | 2021-05-11 |
| 发明(设计)人: | 吴迪;王薪贵;鲍温霞;王靖;杨智勇;禹明慧;郑分刚;陶智;张晓俊 | 申请(专利权)人: | 苏州大学 |
| 主分类号: | H03K7/08 | 分类号: | H03K7/08 |
| 代理公司: | 苏州吴韵知识产权代理事务所(普通合伙) 32364 | 代理人: | 徐燕 |
| 地址: | 215000 *** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 双通道 同步 装载 脉冲 发生 方法 | ||
1.一种双通道同步复装载脉冲发生方法,其特征在于包括时钟发生模块、同步复装载计数模块和信号边沿触发模块三个部分,所述发生方法的步骤如下:
1)时钟发生模块产生两个频率相近的计数时钟信号和同步装载信号;
2)将上述计数时钟和同步装载信号输出给同步复装载计数模块;
3)当同步复装载计数模块的计数值满足条件时,输出指示信号给信号边沿触发模块生成所需宽度的脉冲信号,实现了纳秒级脉冲信号的FPGA直接输出。
2.根据权利要求1所述的双通道同步复装载脉冲发生方法,其特征在于:所述步骤1)时钟发生模块产生两个频率相近的时钟信号CLK A、CLK B和一个1MHz的装载信号LOAD。
3.根据权利要求1所述的双通道同步复装载脉冲发生方法,其特征在于:所述步骤2)同步复装载计数模块包括第一通道Reloader_A和第二通道Reloader_B,第一通道Reloader_A和第二通道Reloader_B分别对各自的输入时钟脉冲进行计数,计数值分别为输入的A_Value和B_Value。
4.根据权利要求2或3所述的双通道同步复装载脉冲发生方法,其特征在于:所述当时钟信号CLK A,作为同步复装载计数部分的第一通道Reloader_A的计数时钟;所述当时钟信号CLK B,作为第二通道Reloader_B的计数时钟。
5.根据权利要求2或3所述的双通道同步复装载脉冲发生方法,其特征在于:所述装载信号LOAD时钟信号的上升沿到来时,A_Value与B_Value就会再次被同步地装载到两个计数通道中,重新开始下一轮计数。
6.根据权利要求5所述的双通道同步复装载脉冲发生方法,其特征在于:所述每次计数值到达装载的计数值A_Value或B_Value时,对应的计数通道就会产生一个指示信号Signal,第一通道Reloader_A产生的指示信号为SET信号,第二通道Reloader_B产生的指示信号为RESET信号,由于计数时钟频率不同,产生的SET和RESET信号上升沿产生时刻会有一段相位差,在SET信号上升沿和RESET信号的上升沿触发输出信号电平翻转,产生一个脉宽可调的瞬态脉冲信号。
7.根据权利要求1所述的双通道同步复装载脉冲发生方法,其特征在于:所述LOAD信号不断地将两个通道的计数值同步复装载,这个脉冲信号以一定频率不断地出现,实现脉冲发生。
8.根据权利要求1所述的双通道同步复装载脉冲发生方法,其特征在于:所述时钟发生模块使用单个锁相环,且生成的最佳时钟信号组合为48MHz和50MHz。
9.根据权利要求1所述的双通道同步复装载脉冲发生方法,其特征在于:所述复装载计数模块以寄存器state进行状态机设计,状态机状态受到输入的RELOAD信号和计数值cnt共同控制。
10.根据权利要求1所述的双通道同步复装载脉冲发生方法,其特征在于:所述信号边沿触发模块由基本逻辑门和锁存器组成,所述锁存器分别锁存信号state和输出信号q.state为状态量,表征RESET信号的当前状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州大学,未经苏州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011579629.8/1.html,转载请声明来源钻瓜专利网。





