[发明专利]一种多路时域交织数据转换器的前台时间误差校正电路有效
| 申请号: | 202011529532.6 | 申请日: | 2020-12-22 |
| 公开(公告)号: | CN112564703B | 公开(公告)日: | 2023-08-29 |
| 发明(设计)人: | 李泽;张铁良;杨松;杨龙;薛培帆;赵进才;李熙泽;霍淼;王川中 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
| 主分类号: | H03M1/10 | 分类号: | H03M1/10 |
| 代理公司: | 中国航天科技专利中心 11009 | 代理人: | 徐晓艳 |
| 地址: | 100076 北*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 时域 交织 数据 转换器 前台 时间 误差 校正 电路 | ||
1.一种多路时域交织数据转换器的前台时间误差校正电路,其特征在于包括第一降采样抽取电路、差分滤波电路、第二降采样抽取电路、过零点检测电路、预归一电路、负反馈积分电路、步长调节电路、收敛检测电路、一阶泰勒展开校正电路;其中:
第一降采样抽取电路,对输入信号进行降采样抽取处理,将输入信号的数据速率降低至单路时域交织数据转换器的采样速率,所述输入信号为M路时域交织数据转换器输出信号按照时间先后顺序合成为一路的串行信号;
差分滤波电路,将输入信号进行差分处理,得到输入差分信号;
第二降采样抽取电路,对输入差分信号进行降采样抽取处理,将输入差分信号的采样速率降低至单路时域交织数据转换器的采样速率;
过零点检测电路,按照时间先后顺序,将采样时间相邻的两路时域交织数据转换器校正后输出信号记为1对相邻通道输出信号,M路时域交织数据转换器校正后输出信号共构成M对不重复的相邻通道,根据每一对相邻通道校正后输出信号的符号位,分别判断每一对相邻通道校正后输出信号之间是否存在过零点,将判断结果发送至预归一电路;
预归一电路,将M对相邻通道校正后输出信号之间过零点计数值求和并累加,判断累加结果是否大于预设阈值,如果大于则对M对相邻通道校正后输出信号过零点计数值进行归一化处理,防止每一对相邻通道校正后输出信号过零点计数值溢出,所述归一化之后的相邻通道校正后输出信号过零点计数值表征相邻通道时间间隔误差;将归一化之后的M对相邻通道校正后输出信号过零点计数值发送至负反馈积分电路;
负反馈积分电路,对归一化之后的每一对相邻通道校正后输出信号的过零点计数值,分别进行积分累加操作,积累每一对相邻通道校正后输出信号的时间间隔误差,得到每一对相邻通道校正后输出信号时间间隔误差累加值,发送给步长调节电路;
步长调节电路,将每一对相邻通道校正后输出信号时间间隔误差累加值乘以预设步长系数,缩小每一对相邻通道校正后输出信号时间间隔误差累加值;
收敛检测电路,判断所有相邻通道校正后输出信号时间间隔误差累加值是否收敛,并给出收敛标志;所有相邻通道校正后输出信号时间间隔误差累加值收敛之前,将M对相邻通道校正后输出信号时间间隔误差累加值,分别作为M路时域交织数据转换器对应的通道失配误差信号直接转发至一阶泰勒展开校正电路,否则,存储一段时间内收敛之后的M对相邻通道校正后输出信号时间间隔误差累加值,并将存储之后的M对相邻通道校正后输出信号时间间隔误差累加值,分别作为M路时域交织数据转换器对应的通道失配误差信号,发送给一阶泰勒展开校正电路;
一阶泰勒展开校正电路,对M路时域交织数据转换器所对应的降采样抽取之后的输入差分信号,与对应的通道失配误差信号相乘,再加上对应的降采样抽取之后输入信号,得到M路时域交织数据转换器校正后输出信号,M路时域交织数据转换器校正后输出信号反馈至过零点检测电路。
2.根据权利要求1所述的一种多路时域交织数据转换器的前台时间误差校正电路,其特征在于所述第一降采样抽取电路和第二降采样抽取电路结构相同,包括M个通道延时单元和输出单元;
M个通道延时单元,分别对输入至通道延时单元的信号进行不同长度延时处理,使得M个通道延时单元输出信号对齐,发送至输出单元;
输出单元采用降采样时钟对第0通道至第M-1通道输出信号采样输出。
3.根据权利要求1所述的一种多路时域交织数据转换器的前台时间误差校正电路,其特征在于所述过零点检测器包括M个差分比较器和M个差分输入异或门;
每一路差分比较器的差分正向输入端,连接对应路时域交织数据转换器校正后输出信号的符号位,差分反向输入端连接固定的阈值电压,对符号位进行比较,所述的固定阈值电压根据数字电路电源电压的1/2;
第k个差分比较器的比较结果和第k+1个差分比较器的比较结果,连接至第k差分输入异或门的输入端,k∈[1,M-1];
第1个差分比较器的比较结果和第M个差分比较器的比较结果,连接至第M差分输入异或门的输入端;
M个差分输入异或门的输出端即为M对相邻通道校正后输出信号之间是否存在过零点的判断结果。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011529532.6/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





