[发明专利]一种面向高速流处理的计算机架构、系统与设计方法在审
申请号: | 202011476873.1 | 申请日: | 2020-12-15 |
公开(公告)号: | CN112579520A | 公开(公告)日: | 2021-03-30 |
发明(设计)人: | 张琼 | 申请(专利权)人: | 西安邮电大学 |
主分类号: | G06F15/82 | 分类号: | G06F15/82;G06F13/40 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 张海平 |
地址: | 710121 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 面向 高速 处理 计算机 架构 系统 设计 方法 | ||
1.一种面向高速流处理的计算机架构,其特征在于:包括双端口存储器(1),所述双端口存储器(1)的第一端口与CPU(2)之间通过第一总线(4)相连,所述双端口存储器(1)的第二端口与高速I/O设备(3)之间通过第二总线(5)相连。
2.根据权利要求1所述面向高速流处理的计算机架构,其特征在于:
CPU(2)与高速I/O设备(3)之间通过第三总线(6)相连。
3.根据权利要求1所述面向高速流处理的计算机架构,其特征在于:
所述的第一总线(4)为独享总线,该总线上不挂接其它设备。
4.根据权利要求1所述面向高速流处理的计算机架构,其特征在于:
所述的双端口存储器(1)为双端口DRAM存储器。
5.根据权利要求1所述面向高速流处理的计算机架构,其特征在于:
所述的高速I/O设备(3)具有多个,多个高速I/O设备(3)分别连接至第二总线(5)以及第三总线(6)。
6.一种计算机系统,其特征在于:采用权利要求1所述面向高速流处理的计算机架构。
7.一种面向高速流处理的计算机架构的设计方法,其特征在于:
通过第一总线(4)实现CPU(2)与双端口存储器(1)的第一端口之间的高速数据传输;通过第二总线(5)实现双端口存储器(1)的第二端口与高速I/O设备(3)之间的高速数据传输;通过第三总线(6)实现CPU(2)与高速I/O设备(3)之间的高速数据传输。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安邮电大学,未经西安邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011476873.1/1.html,转载请声明来源钻瓜专利网。