[发明专利]数据处理方法和装置有效
申请号: | 202011355821.9 | 申请日: | 2020-11-26 |
公开(公告)号: | CN112328522B | 公开(公告)日: | 2023-05-26 |
发明(设计)人: | 李为良 | 申请(专利权)人: | 北京润科通用技术有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/42 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 薛娇 |
地址: | 100192 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 方法 装置 | ||
本发明实施例公开了一种数据处理方法和装置,将原始数据存储至少两份,每一份又分布存储在多个RAM(即RAM组)中,这样当滑动窗口覆盖的数据占用多个地址单元时,可以同时从多个RAM组中同时读取滑动窗口覆盖的数据的不同部分,实现了在一个读时钟周期内对滑动窗口数据的并行读取,从而提高嵌入式系统的数据处理效率。
技术领域
本发明涉及数据处理技术领域,更具体地说,涉及一种数据处理方法和装置。
背景技术
嵌入式系统在进行数据处理时,一般流程是从存储器中读取数据,然后将读取的数据送往计算单元完成特定运算,最后输出计算结果。目前的嵌入式系统在读取数据时,按顺序流水读取,即每个时钟周期内仅能读取一个地址中的数据,这种处理方式使得数据的读取速度较慢,特别是有滑动窗口提取处理需求的数据处理算法,可能出现一个滑动窗口内的数据需要在多个时钟周期内读取,无法高效获取滑动窗口内数据,因此数据处理的实时性无法满足高速处理的需求。
因此,如何提高嵌入式系统的数据处理效率成为亟待解决的技术问题。
发明内容
本发明的目的是提供一种数据处理方法和装置,以提高嵌入式系统的数据处理效率。包括如下技术方案:
一种数据处理方法,包括:
将原始数据划分为长度相同的输入数据,并按顺序编号,在每个写时钟周期,根据预先配置信息和输入数据序号确定写地址线;所述预先配置信息包括:每个RAM组中RAM的个数,RAM的写地址线宽度,以及RAM的写端口数据位宽和读端口数据位宽;RAM组的个数根据滑动窗口数据的位宽、每个RAM组中包括的RAM个数、以及RAM的写端口数据位宽和读端口数据位宽确定;或者,每个RAM组中包括的RAM个数、RAM的写端口数据位宽和读端口数据位宽根据RAM组的个数和滑动窗口数据的位宽确定;
根据输入数据序号、每个RAM组中RAM的个数、以及RAM的写端口数据位宽和读端口数据位宽确定写RAM,并将输入数据序号对应的输入数据按照确定的写地址线和写RAM写入;
在所有输入数据写入完成后,当需要读取数据时,在每个读时钟周期,确定滑动窗口序号;
根据滑动窗口序号对应的输入数据序号、RAM的读端口数据位宽和写端口数据位宽、以及每个RAM组中RAM的个数确定滑动窗口序号对应的读地址线;
从所确定的读地址线对应的存储位置中读取存储数据;其中,在确定的读地址线的个数大于一个时,在不同的RAM组中读取不同读地址线对应的存储位置中的存储数据;
根据滑动窗口序号对应的输入数据序号、RAM的读端口数据位宽和写端口数据位宽、每个RAM组中RAM的个数和确定的读地址线,从读取的存储数据中提取相应的滑动窗口数据;其中,在确定的读地址线的个数大于一个时,从在不同RAM组中读取的存储数据中提取滑动窗口数据的各个部分进行拼接,得到相应的滑动窗口数据。
上述方法,可选的,所述根据预先配置信息和输入数据序号确定写地址线包括:
根据如下公式确定写地址线:
wr_addr={wr_data_num[addr_A_width-1:log2(M)+log2(lenB/lenA)],wr_data_num[log2(lenB/lenA)-1:0]}
其中,wr_addr表示写地址线;wr_data_num为输入数据序号;lenA为RAM的写端口数据位宽;lenB为RAM的读端口数据位宽;M为每个RAM组中RAM的个数;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京润科通用技术有限公司,未经北京润科通用技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011355821.9/2.html,转载请声明来源钻瓜专利网。