[发明专利]一种多PXIE机箱内AWG板卡输出波形同步的装置及方法有效
申请号: | 202011188036.9 | 申请日: | 2020-10-30 |
公开(公告)号: | CN112306146B | 公开(公告)日: | 2023-07-21 |
发明(设计)人: | 张孝飞;刘强 | 申请(专利权)人: | 山东浪潮科学研究院有限公司 |
主分类号: | G06F1/02 | 分类号: | G06F1/02;G06F1/12;G05B19/042 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 姜明 |
地址: | 250100 山东省济*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pxie 机箱 awg 板卡 输出 波形 同步 装置 方法 | ||
1.一种多PXIE机箱内AWG板卡输出波形同步的装置,其特征在于:包括PXIE机箱前面板触发信息输入处理模块、本地机箱触发信号控制触发模块和级联机箱触发信号输出控制模块,机箱间通过级联交互卡的前面板进行通信,机箱间触发信号同步通过铷原子钟作为基准时钟,其中所述PXIE机箱为KEYSIGHT的M9019机箱;
所述级联交互卡包括外部触发处理模块、时钟基准模块、同步指令模块和触发输出模块,外部触发处理模块、触发输出模块、同步指令模块、时钟基准模块顺次连接,时钟基准模块与触发输出模块相连接,外部触发处理模块与同步指令模块相连接;
外部触发处理模块是接收PXIE前面板上的触发信号输入源,成品的PXIE机箱有软件进行链路选择,只有主级联交互卡需要配置,从级联交互卡不需要处理;
同步指令模块有两种模式:一种是作为主级联交互板卡时接收外部触发信号通过时钟基准模块产生的发送数据开始标志通过DIO向下一级级联发送触发指令,同时本地向触发输出模块发送准备输出触发信号的指令;另一种是作为从级联交互卡,接收触发指令,根据是否有下一级级联判断是否向下发送触发指令,同时向触发输出模块发送准备输出触发信号的指令;
触发输出模块是控制PXIE机箱timing槽的级联控制板PXI_STAR0~16的输出,根据同步指令模块发送的准备输出触发信号的指令和时钟基本模块的控制同步的标志利用背板的硬件通路发送完全同步的触发信号;
时钟基准模块以铷原子钟作为基准时钟,不同的机箱接收相同的铷原子钟,接收到外部触发信号或者通过DIO口传输的同步指令,使得基准时钟一样。
2.根据权利要求1所述的多PXIE机箱内AWG板卡输出波形同步的装置,其特征在于:所述铷原子钟为10M铷原子钟。
3.一种多PXIE机箱内AWG板卡输出波形同步的方法,其特征在于:选取铷原子钟作为各PXIE机箱的基准时钟;主级联交互卡的PXIE机箱接收前面板的触发信号,通过系统选择触发通道后传入主级联交互卡;主级联交互卡本地机箱根据外部的铷原子钟确定产生本地机箱的PXI_STAR0~16信号;主级联交互卡根据外部传入的触发信号通过前面板的DIO口将触发信号指令发送给相连的PXIE机箱的从级联交互卡;从级联交互卡接收到触发指令后根据铷原子钟基准在从机箱本机产生PXI_STAR0~16信号;以铷原子钟作为基准,通过代码确定主级联交互卡根据前面板产生的触发信号和从级联交互卡根据指令产生的触发信号完全同步,主机箱的级联交互卡利用PXIE规范的timing槽的PXI_STAR0~16硬件通路产生到达机箱内各AWG板卡的触发信号和发往下一级级联交互卡的触发命令,从级联交互卡接收到同步命令后利用PXIE规范timing槽的PXI_STAR0~16硬件通路产生触发信号,主级联交互卡和从级联交互卡根据10M铷原子钟作为基准,跨机箱产生完全同步的触发信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东浪潮科学研究院有限公司,未经山东浪潮科学研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011188036.9/1.html,转载请声明来源钻瓜专利网。