[发明专利]基于LDPC与并行QPSK调制的高速数据传输系统及实现方法在审

专利信息
申请号: 202011128602.7 申请日: 2020-10-20
公开(公告)号: CN112367144A 公开(公告)日: 2021-02-12
发明(设计)人: 杨欣;袁瑞琛;谢坚;王伶;汪跃先;张兆林;韩闯;陶明亮;粟嘉;范一飞;邢自健 申请(专利权)人: 西北工业大学
主分类号: H04L1/00 分类号: H04L1/00;H04L27/20
代理公司: 西北工业大学专利中心 61204 代理人: 金凤
地址: 710072 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 ldpc 并行 qpsk 调制 高速 数据传输 系统 实现 方法
【权利要求书】:

1.一种基于LDPC与并行QPSK调制的高速数据传输系统,其特征在于:

首先在发送端将高速的原始信源进行数据分组,而后采用并行处理的方式对数据进行处理,接着并行对数据进行LDPC编码,而后将编码后的数据进行并行QPSK调制,将调制后的信号做数字上变频至中频后送入高速DAC模块,经过射频和天线模块将信号做模拟上变频至Ku波段发射至信道中;在信道中信号叠加噪声和干扰;接收端通过天线和射频模块将接收到的Ku波段的信号送入高速ADC模块,高速ADC模块将信号经模拟下变频至中频后进行并行QPSK解调,QPSK解调后为并行数据输出,对输出的并行数据送入LDPC解码模块得到解码后的数据,将解码后的数据以发送端分组的逆过程对数据进行合并,得到解调解码后的接收数据。

2.一种利用权利要求1所述一种基于LDPC与并行QPSK调制的高速数据传输系统的实现方法,其特征在于包括下述步骤:

(1)首先,发射端将待发送的数据分组,分别进行LDPC编码,然后各路数据按照传输协议将数据组合成数据帧分别存入RAM中;

(2)将步骤(1)中存入RAM中的数据按照每次2比特并行读出,接着输入并行QPSK调制模块,并行QPSK调制模块由一个多相滤波器构成从而完成并行调制,并行调制后的每路数据进行数字上变频后,送入高速DAC模块实现数模转换,而后经过射频和天线模块将信号模拟上变频至Ku波段发射至信道中;

(3)信号在信道中传输,会有干扰和噪声的叠加,接收端利用天线与射频模块接收信号并通过高速ADC模块将信号模拟下变频至中频,中频信号做模数转换并转换为并行数据输出,然后将中频信号通过数字下变频至基带,然后通过并行QPSK解调模块,并行QPSK解调模块由一个多相滤波器构成从而实现并行解调;

(4)将步骤(3)中解调后的数据做LDPC解码,以步骤(1)中的数据分组的逆过程对数据进行合并,从而得到最终接收的数据。

3.根据权利要求2所述的一种基于LDPC与并行QPSK调制的高速数据传输系统的实现方法,其特征在于:

所述多相滤波器为多个几十阶或几阶的小滤波器并行处理,在发送端多相滤波器充当成型滤波器完成并行QPSK的调制,在接收端多相滤波器充当匹配滤波器完成并行QPSK的解调。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北工业大学,未经西北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202011128602.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top