[发明专利]复位装置、方法、时钟系统及电子设备在审
申请号: | 202011098378.1 | 申请日: | 2020-10-14 |
公开(公告)号: | CN112187233A | 公开(公告)日: | 2021-01-05 |
发明(设计)人: | 刘君 | 申请(专利权)人: | OPPO广东移动通信有限公司 |
主分类号: | H03K17/22 | 分类号: | H03K17/22 |
代理公司: | 深圳市智圈知识产权代理事务所(普通合伙) 44351 | 代理人: | 吕静 |
地址: | 523860 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 复位 装置 方法 时钟 系统 电子设备 | ||
本申请公开了一种复位装置、方法、时钟系统及电子设备,涉及时钟设计领域,复位装置包括:时钟生成电路,时钟生成电路的输出端与时钟信号输入端连接,时钟生成电路用于:在检测到系统时钟电路未输出第一时钟信号时,获取异步复位信号,异步复位信号用于对异步复位时序电路执行复位操作,第一时钟信号用于对同步复位电路执行复位操作;根据异步复位信号生成第二时钟信号,第二时钟信号用于对同步复位电路执行复位操作。由此,在系统未输出第一时钟信号使同步复位电路复位的时候,时钟生成电路能够根据异步复位信号来生成用于对同步复位电路执行复位操作的第二时钟信号,避免在同步复位电路未接收到第一时钟信号的时候,同步复位电路无法复位。
技术领域
本申请涉及时钟设计领域,更具体地,涉及一种复位装置、方法、时钟系统及电子设备。
背景技术
目前的片上系统或其他的大规模集成电路,会包括处理器、总线以及其他的电子元件,由于不同的电子元件可能使用不同的时序电路,因此,片上系统或其他的大规模集成电路中,可能会同时存在异步复位时序电路与同步复位时序电路,这对时钟设计提出了新的要求。
发明内容
本申请提出了一种复位装置、方法、时钟系统及电子设备,以改善上述缺陷。
第一方面,本申请实施例提供了一种复位装置,应用于时钟系统,所述时钟系统包括异步复位时序电路、同步复位时序电路和系统时钟电路,所述系统时钟电路与所述同步复位电路的时钟信号输入端连接,所述系统时钟电路用于输入第一时钟信号至所述时钟信号输入端,所述第一时钟信号用于触发所述同步复位电路执行复位操作,所述复位装置包括:时钟生成电路,所述时钟生成电路的输出端与所述时钟信号输入端连接,所述时钟生成电路用于:在检测到所述系统时钟电路未输出第一时钟信号时,获取异步复位信号,所述异步复位信号用于对所述异步复位时序电路执行复位操作;根据所述异步复位信号生成第二时钟信号,所述第二时钟信号用于触发所述同步复位电路执行复位操作。
第二方面,本申请实施例还提供了一种时钟系统,包括:异步复位时序电路、同步复位时序电路、系统时钟电路以及上述复位装置,所述系统时钟电路与所述同步复位电路的时钟信号输入端连接,所述系统时钟电路用于输入第一时钟信号至所述时钟信号输入端,所述第一时钟信号用于触发所述同步复位电路执行复位操作,时钟生成电路的输出端与所述时钟信号输入端连接。
第三方面,本申请实施例还提供了一种电子设备,包括设备本体和上述时钟系统,所述时钟系统设置于所述设备本体内。
第四方面,本申请实施例还提供了一种复位方法,应用于时钟系统,所述时钟系统包括异步复位时序电路、同步复位时序电路和系统时钟电路,所述系统时钟电路与所述同步复位电路的时钟信号输入端连接,所述系统时钟电路用于输入第一时钟信号至所述时钟信号输入端,所述第一时钟信号用于触发所述同步复位电路执行复位操作,所述方法包括:在检测到所述系统时钟电路未输出第一时钟信号时,获取异步复位信号,所述异步复位信号用于对所述异步复位时序电路执行复位操作;根据所述异步复位信号生成第二时钟信号;将所述第二时钟信号输入至所述时钟信号输入端,指示所述同步复位时序电路根据所述第二时钟信号执行复位操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于OPPO广东移动通信有限公司,未经OPPO广东移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011098378.1/2.html,转载请声明来源钻瓜专利网。