[发明专利]用于非均匀帧缓冲器栅格化的装置和方法在审
| 申请号: | 202010946731.0 | 申请日: | 2016-03-17 |
| 公开(公告)号: | CN112085658A | 公开(公告)日: | 2020-12-15 |
| 发明(设计)人: | T·G·阿凯奈-莫勒;R·T·托特;B·约翰森;J·N·哈塞尔格林 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06T3/40 | 分类号: | G06T3/40;G06F3/01;G06T1/20 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 均匀 缓冲器 栅格 装置 方法 | ||
1.一种处理器,包括:
中央处理单元CPU,所述CPU包括多个核;
图形处理器,用于渲染图像;
存储器控制器,用于将所述图形处理器和所述CPU耦合到外部存储器设备;以及
共享高速缓存,用于由所述多个核和所述图形处理器共享,
所述图形处理器包括:
块存储器,用于存储与所述图像的一个或多个块相关联的图形数据;
执行电路,耦合到所述块存储器,所述执行电路用于执行着色器以渲染所述图像,所述着色器包括用于对图元的顶点执行坐标空间变换的顶点着色器;
栅格化电路,用于根据栅格化映射在所述图像的不同区域中以不同分辨率使所述图元栅格化,所述栅格化映射包括与所述图像的所述不同区域中的所述不同分辨率对应的值;
所述栅格化电路用于逐块地使所述图元栅格化,其中,对于各个块,所述栅格化电路用于以由所述栅格化映射的值指示的分辨率使与所述块重叠的一个或多个图元栅格化;并且
所述执行电路用于根据所述分辨率执行多个像素着色器以对块的像素着色。
2.如权利要求1所述的处理器,进一步包括:用于以下操作的电路:确定图元与块之间的重叠,并且对于给定的块,仅使与所述块重叠的那些图元栅格化。
3.如权利要求1所述的处理器,其中,所述栅格化映射包括指定用于每个块的分辨率的布局位。
4.如权利要求3所述的处理器,其中,所述布局位指定每个块中像素的布置。
5.如权利要求1所述的处理器,进一步包括:
第一级高速缓存,与所述多个核中的每个核集成。
6.如权利要求5所述的处理器,其中,所述图形处理器进一步包括:
纹理采样逻辑,用于访问存储在存储器中的纹理映射,所述纹理采样逻辑用于对所述图像内的对象执行纹理映射。
7.如权利要求6所述的处理器,其中,所述图形处理器进一步包括:
耦合到所述光栅化电路的深度缓冲器和相关联的深度测试电路。
8.如权利要求7所述的处理器,其中,所述多个核包括异构处理器核,所述异构处理器核包括一个或多个较低功率处理器核的集合以及一个或多个较高功率处理器核的集合。
9.如权利要求7所述的处理器,其中,所述图形处理器进一步包括:
视频处理器,耦合到所述存储器控制器,所述视频处理器包括用于对视频数据编码和解码的视频编解码器引擎。
10.如权利要求9所述的处理器,其中,所述图形处理器进一步包括:
显示接口;以及
显示器,用于显示由所述执行电路和所述栅格化电路渲染的所述图像。
11.如权利要求10所述的处理器,进一步包括:
闪存子系统,包括耦合到所述存储器控制器的闪存和闪存控制器。
12.如权利要求1所述的处理器,其中,所述栅格化映射用于基于指示指向所述图像的第一区域的用户视线的视线跟踪数据而响应性地被更新,所述栅格化电路基于经更新的栅格化映射,用于动态地增加所述第一区域中的块中的一个或多个块中的分辨率。
13.如权利要求12所述的处理器,其中,所述视线跟踪数据包括来自眼睛跟踪设备的、指示所述用户视线的方向的数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010946731.0/1.html,转载请声明来源钻瓜专利网。





