[发明专利]GOA电路以及显示面板在审
| 申请号: | 202010669594.0 | 申请日: | 2020-07-13 |
| 公开(公告)号: | CN111754925A | 公开(公告)日: | 2020-10-09 |
| 发明(设计)人: | 陶健 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
| 主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3266;G09G3/36 |
| 代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 王芳芳 |
| 地址: | 430079 湖北省武汉市*** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | goa 电路 以及 显示 面板 | ||
本申请提供一种GOA电路以及显示面板,所述GOA电路包括多级级联设置的GOA单元,每一所述GOA单元包括上拉控制模块、上拉模块、下拉模块、下拉维持模块以及自举电容,通过设计部分电路共用,每一所述GOA单元能够实现多级扫描信号输出,简化了GOA电路的结构,进而实现显示面板的窄边框设计。
技术领域
本申请涉及显示技术领域,具体涉及一种GOA电路以及显示面板。
背景技术
阵列基板栅极驱动技术(Gate Driveron Array,简称GOA),是将栅极驱动电路集成在显示面板的阵列基板上,以实现逐行扫描的驱动方式,从而可以省掉栅极驱动电路部分,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。在现有的GOA电路中,每一GOA单元对应输出一扫描信号至显示面板中相应的一栅线,该GOA电路结构占用的布线空间较大,不利于实现窄边框。
发明内容
本申请提供一种GOA电路以及显示面板,以解决现有技术中GOA电路占用的布线空间较大,不利于实现窄边框的技术问题。
本申请提供一种GOA单元,其包括多级级联设置的GOA单元,每一级GOA单元均包括:上拉控制模块、上拉模块、下拉模块、下拉维持模块以及自举电容;
所述上拉控制模块接入第N级扫描信号以及正向扫描信号,并电性连接于第一节点,用于在所述第N级扫描信号的控制下将所述正向扫描信号输出至所述第一节点;
所述上拉模块接入高电平信号以及至少两个时钟信号,并电性连接于所述第一节点,用于在所述高电平信号、所述时钟信号以及所述第一节点的电位的控制下输出与每一所述时钟信号对应的扫描信号;
所述下拉模块接入所述正向扫描信号、反向扫描信号、第N+5级时钟信号、第N级时钟信号、第N+5级扫描信号、所述高电平信号以及低电平信号,并电性连接于所述第一节点及第二节点,用于在所述正向扫描信号、所述反向扫描信号、所述第N+5级时钟信号、所述第N级时钟信号、所述第N+5级扫描信号、所述高电平信号以及所述低电平信号的控制下下拉所述第一节点的电位;
所述下拉维持模块接入所述低电平信号及功能控制信号,并电性连接于所述第一节点、所述第二节点以及所述扫描信号输出端,用于在所述第二节点的电位以及所述低电平信号的控制下维持所述第一节点以及相应所述扫描信号的低电位;
所述自举电容的第一端接入所述低电平信号,所述自举电容的第二端电性连接于所述第一节点。
在本申请提供的GOA单元中,所述上拉控制模块包括第一晶体管;
所述第一晶体管的栅极接入所述第N级扫描信号,所述第一晶体管的源极接入所述正向扫描信号,所述第一晶体管的漏极与所述第一节点电性连接。
在本申请提供的GOA单元中,所述上拉模块包括第二晶体管、第三晶体管以及第四晶体管;
所述第二晶体管的栅极接入所述高电平信号,所述第二晶体管的源极电性连接于所述第一节点,所述第二晶体管的漏极、所述第三晶体管的栅极以及所述第四晶体管的栅极均电性连接于上拉节点,所述第三晶体管的源极接入第N+2级时钟信号,所述第三晶体管的漏极电性连接于第N+2级扫描信号输出端,所述第四晶体管的源极接入第N+3级时钟信号,所述第四晶体管的漏极电性连接于第N+3极扫描信号输出端。
在本申请提供的GOA单元中,所述上拉模块包括第二晶体管、第三晶体管、第四晶体管以及第五晶体管;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010669594.0/2.html,转载请声明来源钻瓜专利网。





