[发明专利]输出控制电路及包括其的半导体装置在审
申请号: | 202010597365.2 | 申请日: | 2020-06-28 |
公开(公告)号: | CN112669888A | 公开(公告)日: | 2021-04-16 |
发明(设计)人: | 金圭荣;权大汉;郑夏俊 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;阮爱青 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 控制电路 包括 半导体 装置 | ||
本公开提供一种输出控制电路及包括其的半导体装置。一种半导体装置可以包括数据输出路径,其连接到数据输入/输出焊盘并且被配置成根据读取命令而输出读取数据,并且包括在数据输出路径中的至少一个电路配置可以在读取命令已被生成的时间点与读取数据通过数据输出路径被输出的时间点之间的间隔中执行至少一次转变其自身的输出信号的预转变操作。
相关申请的交叉引用
本申请要求2019年10月16日向韩国知识产权局提交的申请号为10-2019-0128268的韩国专利申请的优先权,其整体内容通过引用合并于此。
技术领域
各种实施方式总体上涉及半导体电路,更具体地,涉及输出控制电路及包括所述输出控制电路的半导体装置。
背景技术
随着半导体装置的运行速度的加快,半导体装置的数据输出特性在读取操作(即,数据输出操作)期间由于数据输出路径的不稳定电压电平而劣化。
发明内容
在一个实施方式中,一种半导体装置可以包括:数据输出路径,其连接到数据输入/输出焊盘并且被配置成根据读取命令而输出读取数据,其中包括在数据输出路径中的至少一个电路配置被配置成在读取命令已被生成的时间点与读取数据通过数据输出路径被输出的时间点之间的间隔中执行至少一次转变其自身的输出信号的预转变操作。
在一个实施方式中,一种输出控制电路可以包括数据输入/输出焊盘和连接到数据输入/输出焊盘的数据输出路径。输出控制电路可以在其中数据输入/输出焊盘的电压电平已被固定的状态下,在执行通过数据输入/输出焊盘输出数据之前的时刻,执行将数据输出路径的电路配置中的至少一个电路配置的输出信号进行转变的预转变操作。
在一个实施方式中,一种半导体装置可以包括:主驱动器,其被配置成向数据输入/输出焊盘输出通过驱动输入信号而生成的读取数据,并且根据数据输出断开信号而固定读取数据的电压电平。半导体装置还可以包括多路复用电路,其被配置成对数据进行多路复用以提供多路复用数据作为主驱动器的输入信号,并且根据基于数据输出断开信号而生成的经校正的数据输出断开信号来对主驱动器的输入信号执行预转变操作。预转变操作可以是在读取命令已被生成的时间点与读取数据被输出的时间点之间的间隔中将主驱动器的输入信号转变至少一次的操作。
附图说明
图1是示出根据一个实施方式的半导体装置的配置的示图。
图2是示出图1的数据输出路径的配置的示图。
图3是示出图2的多路复用电路的配置的示图。
图4是示出图3的第一多路复用器的配置的示图。
图5是示出图3的第二多路复用器的配置的示图。
图6是示出图2的主驱动器的配置的示图。
图7是用于说明根据一个实施方式的预转变实现方法的示图。
具体实施方式
在下文中,将参照附图更详细地描述输出控制电路和包括所述输出控制电路的半导体装置。本文中描述了能够改善数据输出特性的输出控制电路和包括所述输出控制电路的半导体装置。
图1是示出根据一个实施方式的半导体装置1的配置的示图。
参照图1,半导体装置1可以包括存储器区域10、输入/输出端子20、控制电路30和数据输入/输出路径40。
存储器区域10可以包括易失性存储器和/或非易失性存储器。
易失性存储器可以包括静态RAM(SRAM)、动态RAM(DRAM)和同步DRAM(SDRAM)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010597365.2/2.html,转载请声明来源钻瓜专利网。