[发明专利]一种像素驱动电路、其驱动方法及显示装置有效
申请号: | 202010567320.0 | 申请日: | 2020-06-19 |
公开(公告)号: | CN111724733B | 公开(公告)日: | 2021-07-23 |
发明(设计)人: | 周茂清;向东旭 | 申请(专利权)人: | 武汉天马微电子有限公司 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208 |
代理公司: | 北京晟睿智杰知识产权代理事务所(特殊普通合伙) 11603 | 代理人: | 于淼 |
地址: | 430074 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 像素 驱动 电路 方法 显示装置 | ||
1.一种像素驱动电路,其特征在于,包括:
第一电源信号端和第二电源信号端;
驱动晶体管,所述驱动晶体管的栅极连接第一节点,所述驱动晶体管的第一极连接第二节点,所述驱动晶体管的第二极连接第三节点;
第一初始化模块,所述第一初始化模块的第一端连接第一节点,第二端连接初始化信号端,控制端连接第一控制信号端;
发光元件,串联在第四节点和所述第二电源信号端之间;
第一存储模块,所述第一存储模块的第一端连接第一电源信号端,所述第一存储模块的第二端与所述第一节点电连接;
数据写入模块,所述数据写入模块的第一端连接数据信号端,第二端连接所述第二节点,控制端连接第二控制信号端;
第一补偿模块,所述第一补偿模块的第一端连接所述第一节点,第二端连接所述第三节点,控制端连接所述第二控制信号端;
第二补偿模块,所述第二补偿模块的控制端连接所述第三节点,所述第二补偿模块的第一端连接所述第一节点,所述第二补偿模块的第二端连接使能信号端。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第二补偿模块包括第一开关晶体管和第二存储模块;
所述第一开关晶体管的栅极连接到所述第三节点,所述第一开关晶体管的第一极连接到第五节点,所述第一开关晶体管的第二极连接所述使能信号端;
所述第二存储模块的第一端与所述第五节点电连接,所述第二存储模块的第二端与所述第一节点电连接。
3.根据权利要求2所述的像素驱动电路,其特征在于,
所述第一存储模块包括第一电容,所述第二存储模块包括第二电容;
所述第一电容的电容值为C1,所述第二电容的电容值为C2,
4.根据权利要求1所述的像素驱动电路,其特征在于,还包括:
第二初始化模块,所述第二初始化模块的第一端与所述第四节点电连接,第二端连接所述初始化信号端,控制端连接所述第一控制信号端。
5.根据权利要求1所述的像素驱动电路,其特征在于,还包括:
第二开关晶体管,所述第二开关晶体管的第一极连接第一电源信号端,所述第二开关晶体管的第二极与所述第二节点电连接,所述第二开关晶体管的栅极连接所述使能信号端。
6.根据权利要求5所述的像素驱动电路,其特征在于,还包括:
第三开关晶体管,所述第三开关晶体管的第一极与所述第三节点电连接,所述第三开关晶体管的第二极与所述第四节点电连接,所述第三开关晶体管的栅极连接所述使能信号端。
7.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一初始化模块包括第一晶体管,所述第一晶体管的第一极连接所述第一节点,所述第一晶体管的第二极连接所述初始化信号端,所述第一晶体管的栅极连接所述第一控制信号端。
8.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一初始化模块包括第二晶体管和第三晶体管,所述第二晶体管的第一极连接所述第一节点,所述第二晶体管的第二极与所述第三晶体管的第一极电连接,所述第三晶体管的第二极连接所述初始化信号端,所述第二晶体管和所述第三晶体管的栅极均连接所述第一控制信号端。
9.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一补偿模块包括第四晶体管,所述第四晶体管的第一极连接所述第三节点,所述第四晶体管的第二极连接所述第一节点,所述第四晶体管的栅极连接所述第二控制信号端。
10.根据权利要求1所述的像素驱动电路,其特征在于,
所述第一补偿模块包括第五晶体管和第六晶体管,所述第五晶体管的第一极连接所述第一节点,所述第五晶体管的第二极与所述第六晶体管的第一极电连接,所述第六晶体管的第二极连接所述第三节点,所述第五晶体管和所述第六晶体管的栅极均连接所述第二控制信号端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉天马微电子有限公司,未经武汉天马微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010567320.0/1.html,转载请声明来源钻瓜专利网。