[发明专利]模数转换器和包括其的图像传感器在审
申请号: | 202010522050.1 | 申请日: | 2020-06-10 |
公开(公告)号: | CN112087584A | 公开(公告)日: | 2020-12-15 |
发明(设计)人: | 金成容;金敬珉;吴赫;李赫钟;郑丞训;周雄;蔡熙成 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H04N5/374 | 分类号: | H04N5/374;H04N5/3745;H04N5/378 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 转换器 包括 图像传感器 | ||
1.一种模数转换器,包括:
计数码生成器,从时钟信号生成器接收码生成时钟信号,并根据所述码生成时钟信号输出计数码;
锁存器,锁存所述计数码;
操作电路,生成所述计数码的计数值并基于所述计数值输出数字信号;以及
传输控制器,将所述计数码从所述锁存器传输到所述操作电路,所述传输控制器根据从所述时钟信号生成器生成的计数使能时钟信号的逻辑电平来确定是否传输所述计数码。
2.根据权利要求1所述的模数转换器,其中,所述传输控制器连接在所述锁存器和所述操作电路之间。
3.根据权利要求2所述的模数转换器,其中,所述传输控制器包括至少一个传输晶体管,用于根据所述计数使能时钟信号的逻辑电平来控制开关的导通和断开操作。
4.根据权利要求3所述的模数转换器,其中:
当所述计数使能时钟信号的逻辑电平为逻辑高时,所述开关断开,并且不将所述计数码传输到所述操作电路,以及
当所述计数使能时钟信号的逻辑电平为逻辑低时,所述开关导通,并且将所述计数码传输到所述操作电路。
5.根据权利要求1所述的模数转换器,其中,所述传输控制器连接到所述锁存器的输入端子,所述传输控制器控制当所述计数码被锁存到所述锁存器时的定时。
6.根据权利要求5所述的模数转换器,其中,所述传输控制器接收所述计数使能时钟信号,并输出锁存使能时钟信号,用于根据所述计数使能时钟信号的所述逻辑电平来确定是否将所述计数码锁存到所述锁存器。
7.根据权利要求6所述的模数转换器,其中,所述传输控制器输出具有彼此互补的逻辑电平的第一信号和第二信号作为所述锁存使能时钟信号。
8.根据权利要求7所述的模数转换器,其中,所述锁存器包括:
第一三态反相器,具有使能端子以接收所述第一信号、反向使能端子以接收所述第二信号、输入端子以接收所述计数码以及连接到第一节点的输出端子;
第二三态逆变器,具有连接到所述第一节点的输入端子,以及连接到第二节点的输出端子;以及
第三三态逆变器,具有连接到所述第二节点的输入端子,以及连接到所述第一节点的输出端子。
9.根据权利要求8所述的模数转换器,其中:
与所述第一信号互补的第三信号被输入到所述第三三态反相器的使能端子,以及
与所述第二信号互补的第四信号被输入到所述第三三态反相器的反相使能端子。
10.根据权利要求9所述的模数转换器,其中,所述第三信号和所述第四信号的相位分别比所述第一信号和所述第二信号的相位提前。
11.根据权利要求5所述的模数转换器,其中:
所述传输控制器接收通过将输入信号的电平与参考信号的电平进行比较而生成的比较结果信号以及计数使能时钟信号,以及
所述传输控制电路输出锁存使能时钟信号,用于基于所述计数使能时钟信号的逻辑电平和所述比较结果信号的逻辑电平来确定是否将所述计数码锁存到所述锁存器。
12.根据权利要求11所述的模数转换器,其中,所述锁存使能时钟信号具有与所述比较结果信号的逻辑电平相同的逻辑电平。
13.根据权利要求11所述的模数转换器,其中:
当所述比较结果信号的逻辑电平为逻辑高时,所述计数码被锁存到所述锁存器,以及
当所述比较结果信号的逻辑电平为逻辑低时,所述计数码不被锁存到所述锁存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010522050.1/1.html,转载请声明来源钻瓜专利网。