[发明专利]数字电路装置与电压降检测电路在审
| 申请号: | 202010502111.8 | 申请日: | 2020-06-04 |
| 公开(公告)号: | CN113765512A | 公开(公告)日: | 2021-12-07 |
| 发明(设计)人: | 张积福 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
| 主分类号: | H03K19/00 | 分类号: | H03K19/00;G01R19/25;G01R19/252;G05F1/56 |
| 代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 刘彬 |
| 地址: | 中国台*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数字电路 装置 电压 检测 电路 | ||
本申请涉及数字电路装置与电压降检测电路。数字电路装置包含电源供应电路系统、数字电路系统以及保护电路系统。电源供应电路系统输出供应电压。数字电路系统被该供应电压驱动,并根据第一时钟信号执行至少一操作。保护电路系统根据供应电压的电压降与自数字电路系统发出的负载信号中至少一者产生第一时钟信号。
技术领域
本申请是关于数字电路装置,更明确地说,是关于具有自动调节功率的数字电路装置与其电压降(voltage drop)检测电路。
背景技术
在实际应用中,为了能够在各种制程参数、温度与/或电压的变异下正确运作,数字电路装置在电路设计时间需要被超规设计(over design)。举例来说,在执行计算密度较高的操作或电源切换瞬间时,数字电路装置内部的电压变动可能超过原定预定值的20%。为了容忍此电压变动,数字电路装置的设计需被过度约束(overconstraint)。然而,此种作法将导致更多的功率消耗与/或更大的电路面积。
发明内容
于一些实施例中,数字电路装置包含电源供应电路系统、数字电路系统以及保护电路系统。电源供应电路系统用以输出一供应电压。数字电路系统用以被该供应电压驱动,并根据一第一时钟信号执行至少一操作。保护电路系统用以根据该供应电压的一电压降与自该数字电路系统发出的一负载信号中至少一者产生该第一时钟信号。
于一些实施例中,电压降检测电路包含第一正反器(flip flop)电路、多个第一延迟(delay)电路、多个第二延迟电路、逻辑门电路以及第二正反器电路。第一正反器电路用以根据一时钟信号将一使能信号输出为一测试信号。多个第一延迟电路用以被供应电压驱动并延迟该测试信号以产生多个旗标信号,其中多个旗标信号响应于一更新信号被读取以指示该供应电压的一电压降。多个第二延迟电路用以被该供应电压驱动并延迟该测试信号以产生一第一信号。逻辑门电路用以根据该第一信号与一控制信号产生一第二信号。第二正反器电路用以根据该时钟信号输出该第二信号为该更新信号。
有关本申请的特征、实作与功效,现配合图式作详细说明如下。
附图说明
[图1]为根据本申请一些实施例示出的一种数字电路装置的示意图;
[图2]为根据本申请一些实施例示出图1的保护电路系统的示意图;
[图3A]为根据本申请一些实施例示出图2的电压降检测电路的示意图;
[图3B]为根据本申请一些实施例示出图2的电压降检测电路的示意图;
[图4]为根据本申请一些实施例示出图2的时钟屏蔽电路的示意图;
[图5A]为根据本申请一些实施例示出图1的保护电路系统的示意图;
[图5B]为根据本申请一些实施例示出图5A的频率调整电路执行之操作的流程图;以及
[图6]为根据本申请一些实施例示出图1的保护电路系统的示意图。
具体实施方式
本文所使用的所有词汇具有其通常的意涵。上述之词汇在普遍常用之字典中之定义,在本申请的内容中包含任一于此讨论的词汇之使用例子仅为示例,不应限制到本申请之范围与意涵。同样地,本申请亦不仅以于此说明书所示出的各种实施例为限。
关于本文中所使用之『耦接』或『连接』,均可指二或多个组件相互直接作实体或电性接触,或是相互间接作实体或电性接触,亦可指二或多个组件相互操作或动作。如本文所用,用语『电路系统(circuitry)』可为由至少一电路(circuit)所形成的单一系统,且用语『电路』可为由至少一个晶体管与/或至少一个主被动组件按一定方式连接以处理信号的装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010502111.8/2.html,转载请声明来源钻瓜专利网。





