[发明专利]一种时间戳鉴相的方法及设备在审
| 申请号: | 202010432070.X | 申请日: | 2020-05-20 |
| 公开(公告)号: | CN111669173A | 公开(公告)日: | 2020-09-15 |
| 发明(设计)人: | 许文;管晓权;田永和;刘长羽;叶泂涛;闫波 | 申请(专利权)人: | 浙江赛思电子科技有限公司 |
| 主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
| 代理公司: | 上海百一领御专利代理事务所(普通合伙) 31243 | 代理人: | 王路丰;汪祖乐 |
| 地址: | 314000 浙江省*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 时间 戳鉴相 方法 设备 | ||
本申请的目的是提供一种时间戳鉴相的方法及设备,本申请通过将振荡电路输出的系统时钟作为鉴相器内时间数字转换器的输入时钟;对所述输入时钟打上时间戳,根据所述时间戳确定本地时钟与所述输入时钟的相位差;根据所述相位差调整所述振荡电路输出系统时钟的频率,根据调整后的输出系统时钟的频率调整所述数字转换器的输入时钟。保证了本地时钟和输入时钟的频率稳定,从而减少输入时钟的误差,提高鉴相精确度并大大降低了成本。
技术领域
本申请涉及信号处理领域,尤其涉及一种时间戳鉴相的方法及设备。
背景技术
传统鉴相器采用高频时钟对输入和反馈时钟,但该方案受限于计数器的参考时钟频率,将单次鉴相精度提高比较难;当使用一个数字转换器(Time-to-Digital converter,TDC)时,由于TDC参考时钟或者计数器的参考时钟一般采用与参考源异步的时钟,所以测量会有误差,尤其是在低频输入时钟相差较大的条件下,误差会比较大。有使用2个数字转换器(Time-to-Digital converter,TDC)的方案,但该方案的成本相对较高。
发明内容
本申请的一个目的是提供一种时间戳鉴相的方法及设备,解决现有技术中鉴相精确度低、测量误差大以及成本相对较高的问题。
根据本申请的一个方面,提供了一种时间戳鉴相的方法,该方法包括:
将振荡电路输出的系统时钟作为鉴相器内时间数字转换器的输入时钟;
对所述输入时钟打上时间戳,根据所述时间戳确定本地时钟与所述输入时钟的相位差;
根据所述相位差调整所述振荡电路输出系统时钟的频率,根据调整后的输出系统时钟的频率调整所述数字转换器的输入时钟。
进一步地,对所述输入时钟打上时间戳,包括:
根据所述输入时钟的周期进行累加,确定所述输入时钟中每个上升沿对应携带的时间戳。
进一步地,根据所述输入时钟的周期进行累加,确定所述输入时钟中每个上升沿对应携带的时间戳包括:
根据所述输入时钟的周期确定参考时戳;
在所述鉴相器内根据所述参考时戳自累加所述周期生成每个上升沿对应携带的时间戳。
进一步地,根据所述时间戳确定本地时钟与所述输入时钟的相位差,包括:
获取本地参考输入时钟的上升沿达到所述时间数字转换器时确定的参考输入时间戳;
根据所述每个上升沿对应携带的时间戳及所述参考时间戳确定本地时钟与所述输入时钟的相位差。
进一步地,根据所述每个上升沿对应携带的时间戳及所述参考时间戳确定本地时钟与所述输入时钟的相位差,包括:
将首个上升沿对应携带的时间戳与首个参考时间戳进行同步;
计算同步后的每个上升沿对应携带的时间戳与所述参考时间戳的时间差,根据所述时间差确定本地时钟与所述输入时钟的相位差。
根据本申请另一方面,还提供了一种时间戳鉴相的系统,该系统包括:
振荡电路、鉴相器,所述鉴相器包括数字转换器,
所述振荡电路用于将所述振荡电路输出的系统时钟输入至所述鉴相器,所述数字转换器用于将获取到的所述系统时钟作为输入时钟;
所述鉴相器用于对所述输入时钟打上时间戳,根据所述时间戳确定本地时钟与所述输入时钟的相位差;
所述振荡电路用于根据所述相位差调整所述振荡电路输出系统时钟的频率,根据调整后的输出系统时钟的频率调整所述数字转换器的输入时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江赛思电子科技有限公司,未经浙江赛思电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010432070.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种包装箱局部逆向UV印刷方法
- 下一篇:一种差分转单端的连接器





