[发明专利]一种用于FPGA的相关衍生时钟域中信号同步的系统在审
申请号: | 202010380200.X | 申请日: | 2020-05-08 |
公开(公告)号: | CN111580595A | 公开(公告)日: | 2020-08-25 |
发明(设计)人: | 赵鑫鑫;金长新;刘强;姜凯 | 申请(专利权)人: | 济南浪潮高新科技投资发展有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 阚恭勇 |
地址: | 250100 山东省济南市*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 fpga 相关 衍生 时钟 域中 信号 同步 系统 | ||
本发明提供一种用于FPGA的相关衍生时钟域中信号同步的系统,属于FPGA设计技术领域,包含数据编码和解码模块BJM,数据单位扩展校对模块KJM,数据FIFO传递模块SEM,数据接口模块IOM,数据同步电路顶层模块TPM等部分组成。本发明实施方便,流程简单,高效稳定,可以实现不同相关时钟域的信号同步。
技术领域
本发明涉及FPGA设计技术,尤其涉及一种用于FPGA的相关衍生时钟域中信号同步的系统。
背景技术
目前,电子信息技术产业发展迅速,对于专用芯片的性能要求越来越高,在集成电路制技术迅速进步的同时,集成电路的复杂度呈指数增加,研发生产周期大幅延长,不能很好的适应多变的市场需求。
大规模现场可编程逻辑器件(FPGA)提供了一种可以灵活实现电路的方法,平衡了产品研发周期和产品性能之间的矛盾。FPGA作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
随着系统应用需求的不断增多和集成电路技术的快速发展,大规模数字电路中常包含多个时钟域,设计中不可避免地要完成数字信号在不同时钟域间的传递,这时,如何保持系统的稳定,顺利完成控制信号和数据通路的传输就变得至关重要,这也是电路设计中最为棘手的问题之一。
由于FPGA设计功能的复杂度上升,信号所属时钟域越来越多,这其中有许多是由具有相同时钟驱动的PLL或MMCM生成的衍生时钟域,这些时钟域中的信号有时因设计需要同步。
发明内容
针对现有FPGA设计中由具有相同时钟驱动的PLL或MMCM生成的衍生时钟域简称为相关衍生时钟域,不同相关衍生时钟域中输入信号的同步提出了一种高可靠性信号同步电路。通过使用高可靠编码、单bit转多bit等方式实现高可靠跨时钟域信号同步,实现多个相关衍生时钟域输入信号的高可靠同步。
本发明的技术方案是:
一种用于FPGA的相关衍生时钟域中信号同步的系统,
主要包括:数据编码和解码模块即BJM模块、数据单位扩展校对模块即KJM模块、数据FIFO传递模块即SEM模块、数据接口模块即IOM模块、数据同步电路顶层模块即TPM模块;
其中,
IOM模块是数据输入和输出的接口模块,对外连接不同时钟域需要信号同步的数据通路,对内连接BJM模块、KJM模块和SEM模块;
TPM模块根据实际需求实例化多个BJM模块、多个KJM模块、多个SEM模块和一个IOM模块。
进一步的,
通过使用高可靠编码、单bit转多bit方式实现高可靠跨时钟域信号同步。
进一步的,
所述IOM模块根据选通控制信号将接收的数据发送给各模块完成相应的数据同步处理,并将处理后的数据发送给各对应时钟域模块。
进一步的,
所述BJM模块将接收的数据根据选通控制信号使用独热码或格雷码进行编码,然后进行跨时钟域信号处理后再进行数据解码,将还原数据发送给SEM模块。
进一步的,
所述KJM模块将接收的数据每1bit位扩展为16bit位,然后进行跨时钟域信号处理,根据数据比较规则将数据还原后发送给SEM模块。
再进一步的,
所述SEM模块将接收的数据存入FIFO中,然后读出数据发送给终端时钟域模块,完成中间时钟域到终端时钟域的数据同步。
其中,BJM模块与KJM模块的数量相对应。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于济南浪潮高新科技投资发展有限公司,未经济南浪潮高新科技投资发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010380200.X/2.html,转载请声明来源钻瓜专利网。