[发明专利]一种基于FPGA的以太网交换机的MAC地址管理装置及方法有效
申请号: | 202010321634.2 | 申请日: | 2020-04-22 |
公开(公告)号: | CN111614793B | 公开(公告)日: | 2022-03-04 |
发明(设计)人: | 金君钢 | 申请(专利权)人: | 上海御渡半导体科技有限公司 |
主分类号: | H04L61/10 | 分类号: | H04L61/10;H04L101/622 |
代理公司: | 上海天辰知识产权代理事务所(特殊普通合伙) 31275 | 代理人: | 陶金龙;马盼 |
地址: | 201306 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 以太网 交换机 mac 地址 管理 装置 方法 | ||
1.一种基于FPGA的以太网交换机的MAC地址管理方法,其特征在于,包括如下步骤:
S01:接收模块接收以太网数据包,并传输至MAC提取模块中;
S02:MAC提取模块从以太网数据包中提取出MAC地址,并传输至MAC地址转换模块;所述MAC地址由M个字节数据组成,M为大于0的整数;
S03:MAC地址转换模块将M个字节的MAC地址转换为N位RAM模块读地址,并传输至RAM模块;N为大于0的整数;
S04:RAM模块根据RAM模块读地址确定待传输的网络端口,并传输至发送模块;其中,所述接收模块、MAC提取模块、MAC地址转换模块、RAM模块和发送模块均位于FPGA芯片中;
S05:所述发送模块将以太网数据包发送至对应的网络端口。
2.根据权利要求1所述的一种基于FPGA的以太网交换机的MAC地址管理方法,其特征在于,所述RAM模块的存储深度为2N。
3.根据权利要求1所述的一种基于FPGA的以太网交换机的MAC地址管理方法,其特征在于,所述步骤S04中RAM模块根据RAM模块读地址输出一个X位的端口数据,所述端口数据中每一位分别代表对应的待传输的网络端口,所述X位端口数据中仅有一位数据为高电平,其余X-1位端口数据为低电平。
4.根据权利要求1所述的一种基于FPGA的以太网交换机的MAC地址管理方法,其特征在于,所述MAC地址由6个字节数据组成,所述RAM模块读地址为11位,所述RAM模块的存储深度为2048,所述端口数据为32位。
5.根据权利要求4所述的一种基于FPGA的以太网交换机的MAC地址管理方法,其特征在于,所述步骤S03中MAC地址转换模块从MAC地址的后3个字节中提取出11位作为RAM模块读地址,所述MAC地址的前3个字节为固定字节。
6.一种基于FPGA的以太网交换机的MAC地址管理装置,其特征在于,包括FPGA芯片,所述FPGA芯片中包括接收模块、MAC提取模块、MAC地址转换模块、RAM模块和发送模块,所述接收模块用于接收以太网数据包,所述接收模块的输出端同时连接所述MAC提取模块的输入端和发送模块的输入端,所述MAC提取模块的输出端连接所述MAC地址转换模块的输入端,所述地址转换模块的输出端连接所述RAM模块的输入端,所述RAM模块的输出端连接所述发送模块的输入端,所述发送模块确定发送端口并发送以太网数据包;
所述MAC提取模块从以太网数据包中提取出MAC地址,并将M个字节的MAC地址N位传输至MAC地址转换模块中转换为RAM模块读地址,RAM模块根据RAM模块读地址确定待传输的网络端口,并传输至发送模块,所述发送模块将以太网数据包发送至对应的网络端口;其中,所述MAC地址由M个字节数据组成,M为大于0的整数;N为大于0的整数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海御渡半导体科技有限公司,未经上海御渡半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010321634.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种微表情发生检测方法及检测系统
- 下一篇:一种极轨气象卫星通用故障诊断系统