[发明专利]串并转换电路及其驱动方法、模式锁存电路、显示装置在审
| 申请号: | 202010307417.8 | 申请日: | 2020-04-17 |
| 公开(公告)号: | CN113539156A | 公开(公告)日: | 2021-10-22 |
| 发明(设计)人: | 周丽佳;张俊瑞;王志东;朱学辉;彭析竹;项欣;刘小乔 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20 |
| 代理公司: | 北京志霖恒远知识产权代理事务所(普通合伙) 11435 | 代理人: | 周颖颖 |
| 地址: | 100015 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 转换 电路 及其 驱动 方法 模式 显示装置 | ||
本发明公开一种串并转换电路及其驱动方法、模式锁存电路、显示装置,串并转换电路包括采样脉冲信号发生模块以及多个信号锁存模块,采样脉冲信号发生模块具有与各个信号锁存模块的控制端一一对应连接的多个输出端;采样脉冲信号发生模块用于在时钟信号和使能信号的控制下,生成多个采样脉冲信号并分别输出至对应的信号锁存模块的控制端;信号锁存模块用于在复位信号和对应的采样脉冲信号的控制下,对其输入端接收的串行输入信号进行锁存并输出。本发明的串并转换电路具有足够的时序冗余度,适合高频信号传输的稳定性。
技术领域
本发明一般涉及显示技术领域,具体涉及一种串并转换电路及其驱动方法、显示装置。
背景技术
在一些显示装置的驱动电路中,现有技术通过移位寄存器实现模式信号的锁存,需要额外的计数器对模式信号的锁存进行控制,且在高频工作下容易发生锁存错位现象,导致电路整体功能失效,电路稳定性不够。
发明内容
鉴于现有技术中的上述缺陷或不足,期望提供一种串并转换电路及其驱动方法、模式锁存电路、显示装置。
第一方面,本发明提供一种串并转换电路,包括:采样脉冲信号发生模块以及多个信号锁存模块,所述采样脉冲信号发生模块具有与各个所述信号锁存模块的控制端一一对应连接的多个输出端;
所述采样脉冲信号发生模块用于在时钟信号和使能信号的控制下,生成多个采样脉冲信号并分别输出至对应的所述信号锁存模块的控制端;
所述信号锁存模块用于在复位信号和对应的所述采样脉冲信号的控制下,对其输入端接收的串行输入信号进行锁存并输出。
优选的,所述采样脉冲信号发生模块包括启动模块以及多个级联的采样脉冲信号发生器;
所述启动模块的输入端用于接收所述时钟信号,所述启动模块的使能输入端用于接收所述使能信号,所述启动模块用于根据所述时钟信号和所述使能信号生成启动信号,并作为采样脉冲信号输出至对应的所述信号锁存模块的控制端;
所述采样脉冲信号发生器的时钟信号端用于接收所述时钟信号,第一级所述采样脉冲信号发生器的输入端接收所述启动信号,除所述第一级所述采样脉冲信号发生器外的其余所述采样脉冲信号发生器的输入端与上一级所述采样脉冲信号发生器的输出端连接,所述采样脉冲信号发生器的输出端与对应的信号锁存模块的控制端连接。
优选的,所述启动模块包括第一或门、第一与非门、第一与门和第一非门;
所述第一或门的第一输入端用于接收所述时钟信号,所述第一或门的第一输入端与所述第一非门的输出端连接,所述第一或门的输出端与所述第一与非门的第一输入端连接;
所述第一与非门的第二输入端和所述第一与门的第一输入端用于接收所述使能信号,所述第一与非门的输出端与所述第一非门的输入端以及所述第一与门的第二输入端连接;
所述第一与门的输出端用于输出所述启动信号。
优选的,所述采样脉冲信号发生器包括:第一模块和第二模块;
所述第一模块和所述第二模块的时钟信号端用于接收所述时钟信号;
所述第一模块的输入端与所述启动模块的输出端或上一级所述采样脉冲信号发生器中的所述第二模块的输出端连接,所述第一模块的输出端与所述第二模块的输入端连接;
所述第二模块的输出端与对应的所述信号锁存模块的控制端连接;
所述第一模块用于选择输出所述时钟信号或者持续低电平信号;
所述第二模块用于选择输出所述时钟信号的反向信号或者持续低电平信号。
优选的,奇数级的所述采样脉冲信号发生器包括第一模块,偶数级的所述采样脉冲信号发生器包括第二模块;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010307417.8/2.html,转载请声明来源钻瓜专利网。





