[发明专利]驱动器、芯片外驱动电路及其补偿系统和信号补偿方法在审
| 申请号: | 202010199635.4 | 申请日: | 2020-03-20 |
| 公开(公告)号: | CN112634953A | 公开(公告)日: | 2021-04-09 |
| 发明(设计)人: | 吴昌庭 | 申请(专利权)人: | 南亚科技股份有限公司 |
| 主分类号: | G11C7/10 | 分类号: | G11C7/10 |
| 代理公司: | 北京中誉威圣知识产权代理有限公司 11279 | 代理人: | 席勇;董云海 |
| 地址: | 中国台湾新*** | 国省代码: | 台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 驱动器 芯片 驱动 电路 及其 补偿 系统 信号 方法 | ||
本发明公开了一种驱动器、芯片外驱动电路及其补偿系统和信号补偿方法,芯片外驱动电路包含上拉电路、下拉电路、第一和第二补偿电路。上拉电路响应于输入数据而致能。下拉电路响应于输入数据而致能。第一补偿电路耦接至上拉电路并用以响应于第一判别信号以感应第一补偿信号至上拉电路。第二补偿电路耦接至下拉电路并用以响应于第二判别信号以感应第二补偿信号至下拉电路。第一判别信号和第二判别信号响应于输入数据而产生。通过补偿电路所产生的补偿信号,当输入数据转换时,输出信号的输出数据便能够清楚。
技术领域
本发明是有关于一种芯片外驱动电路(off chip driver,OCD)、芯片外驱动补偿系统和信号补偿方法,且特别是有关于改善信号失真的芯片外驱动电路、芯片外驱动补偿系统和信号补偿方法。
背景技术
随着科技发展,存储器的操作速度变得越来越快速。在高速数据数据传输中,信号的振幅会衰减,从而导致信号失真。
因此,如何改善在高速信息数据传输中信号失真的情况是本领域的重要课题。
发明内容
本发明的目的在于提供一种芯片外驱动电路,其能够通过补偿电路所产生的补偿信号,当输入数据转换时,输出信号的输出数据便能够清楚。
本发明的一目的是关于一种芯片外驱动电路。芯片外驱动电路包含上拉电路、下拉电路、第一补偿电路和第二补偿电路。上拉电路用以响应于输入数据致能。下拉电路用以响应于输入数据致能。第一补偿电路耦接至上拉电路,用以响应于第一判别信号以感应第一补偿信号至上拉电路。第二补偿电路耦接至下拉电路,用以响应于第二判别信号以感应第二补偿信号至下拉电路。第一判别信号和第二判别信号响应于输入数据而产生。
在部分实施例中,第一补偿电路包含第一晶体管,第一晶体管耦接至上拉电路,第一晶体管用以根据第一致能信号导通以提供系统高电压作为第一补偿信号,第二补偿电路包含第二晶体管,第二晶体管耦接至下拉电路,第二晶体管用以根据第二致能信号导通以提供系统低电压作为第二补偿信号。
在部分实施例中,第一补偿电路还包含第一逻辑门,第一逻辑门用以根据第一判别信号和第一选择信号产生第一致能信号以输出第一致能信号至第一晶体管,第二补偿电路还包含第二逻辑门,第二逻辑门用以根据第二判别信号和第二选择信号产生第二致能信号以输出第二致能信号至第二晶体管。
在部分实施例中,第一逻辑门为与非门,第二逻辑门为或非门。
在部分实施例中,第一补偿电路还包含第一多工器,第一多工器用以根据第一判别信号和第一选择信号产生第一致能信号以输出第一致能信号至第一晶体管,第二补偿电路还包含第二多工器,第二多工器用以根据第二判别信号和第二选择信号产生第二致能信号以输出第二致能信号至第二晶体管。
在部分实施例中,第一补偿电路包含相互并联的多个第一补偿元件,第一补偿元件包含多个第一晶体管,第一晶体管用以根据多个第一致能信号导通以感应第一补偿信号,第二补偿电路包含相互并联的多个第二补偿元件,第二补偿元件包含多个第二晶体管,第二晶体管用以根据多个第二致能信号导通以感应第二补偿信号。
在部分实施例中,第一补偿信号的电流强度是根据多个第一选择信号的数量而确定,第一选择信号用以产生相应数量的第一致能信号以导通相应数量的第一补偿元件,第二补偿信号的电流强度是根据多个第二选择信号的数量而确定,第二选择信号用以产生相应数量的第二致能信号以导通相应数量的第二补偿元件。
在部分实施例中,第一补偿元件中不同者所包含的第一晶体管的数量不同,第二补偿元件中不同者所包含的第二晶体管的数量不同。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南亚科技股份有限公司,未经南亚科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010199635.4/2.html,转载请声明来源钻瓜专利网。





