[发明专利]带动态确定性缩放的边缘服务器CPU在审
| 申请号: | 202010194613.9 | 申请日: | 2020-03-19 |
| 公开(公告)号: | CN111800757A | 公开(公告)日: | 2020-10-20 |
| 发明(设计)人: | S·T·帕列莫;N·古普塔;V·斯里尼瓦桑;C·麦克纳马拉;S·马伊尼;A·哈德;E·韦普朗克;L·莫舒尔 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | H04W4/40 | 分类号: | H04W4/40;H04W24/02;H04W28/08;G06F15/173;G06F15/78;H04L12/46 |
| 代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳;岳磊 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 动态 确定性 缩放 边缘 服务器 cpu | ||
1.一种处理电路布置,包括:
处理电路,所述处理电路包括以中心基频操作的多个处理器核;和
存储器设备,其上存储有指令,其中,所述指令当由所述处理电路执行时,将所述处理电路配置为执行以下操作:
响应于对多频率核操作的请求,将所述多个处理器核中的第一组处理器核配置为以第一修改基频操作,并且将所述多个处理器核中的第二组处理器核配置为以第二修改基频操作;
获取用于虚拟机的多个虚拟中央处理单元(CPU)的配置信息,所述多个虚拟CPU执行实例化为接入网中的虚拟服务的网络功能虚拟化(NFV)实例;以及
基于所获取的配置信息,将来自所述第一组处理器核或所述第二组处理器核的处理器核指派为所述多个虚拟CPU,以执行所述NFV实例。
2.如权利要求1所述的处理电路布置,其中,所述第一修改基频低于所述中心基频,并且所述第二修改基频高于所述中心基频。
3.如权利要求1所述的处理电路布置,其中,所述配置信息包括用于执行所述NFV实例的所述多个虚拟CPU中的虚拟CPU的数量和用于这些虚拟CPU的最小操作频率。
4.如权利要求1所述的处理电路布置,其中,指派所述处理器核是动态执行的,以基于所述接入网内的虚拟服务的利用率来调整从所述第一组处理器核或所述第二组处理器核中指派的处理器核的数量。
5.如权利要求1所述的处理电路布置,其中,指派所述处理器核还基于所述接入网内的虚拟服务的利用率大于利用率阈值。
6.如权利要求2所述的处理电路布置,其中,所述处理电路还执行以下操作:
基于所述接入网内的虚拟服务的利用率小于利用率阈值,将来自所述第一组处理器核的处理器核指派为所述多个虚拟CPU。
7.如权利要求6所述的处理电路布置,其中,所述处理电路还执行以下操作:
基于所述接入网内的虚拟服务的利用率大于所述利用率阈值,重新将来自所述第一组处理器核的改为来自所述第二组处理器核的处理器核指派为所述多个虚拟CPU。
8.如权利要求1所述的处理电路布置,其中,指派所述处理器核基于网络业务或使用所述虚拟服务的UE的数量。
9.如权利要求1所述的处理电路布置,其中,所述虚拟服务包括以下中的至少一个:
虚拟防火墙服务;
虚拟路由器服务;
虚拟负荷平衡器服务;
虚拟分析服务;
虚拟控制服务;和
虚拟管理服务。
10.如权利要求1所述的处理电路布置,其中,所述处理电路还执行以下操作:
基于所述接入网内的虚拟服务的利用率,将所述第一组处理器核的子集和所述第二组处理器核的子集指派为执行所述虚拟服务的所述多个虚拟CPU。
11.如权利要求1所述的处理电路布置,其中,在执行所述NFV实例时,所述第一组处理器核中的至少一个和所述第二组处理器核中的至少一个被硬件加速。
12.如权利要求1所述的处理电路布置,其中,所述多个处理器核中的所述第一组处理器核和所述第二组处理器核基于CPU制造工艺,随机分散在至少一个CPU插座内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010194613.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:无机材料基板的加工方法、器件及器件的制造方法
- 下一篇:晶片的分割方法





