[发明专利]移位寄存器及驱动方法、栅极驱动电路、显示面板有效

专利信息
申请号: 202010116926.2 申请日: 2020-02-25
公开(公告)号: CN111210789B 公开(公告)日: 2022-03-04
发明(设计)人: 吕磊;徐飞;徐春敏;王颜彬 申请(专利权)人: 合肥京东方光电科技有限公司;京东方科技集团股份有限公司
主分类号: G09G3/36 分类号: G09G3/36;G11C19/28
代理公司: 北京天昊联合知识产权代理有限公司 11112 代理人: 李迎亚;姜春咸
地址: 230012 安*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位寄存器 驱动 方法 栅极 电路 显示 面板
【权利要求书】:

1.一种移位寄存器,其特征在于,所述移位寄存器包括:输入模块、输出模块、下拉控制模块、下拉模块和存储模块;

所述输入单元被配置为响应于输入信号,通过工作电平信号对上拉节点进行充电;所述上拉节点为所述输入模块、所述输出模块与所述下拉模块之间的连接节点;

所述输出模块被配置为响应于所述上拉节点的电位,将第一时钟信号通过信号输出端输出;

所述下拉控制模块被配置为响应于控制信号,将第二时钟信号输入至下拉节点;所述下拉节点为所述下拉控制模块与所述下拉模块之间的连接节点;

所述下拉模块被配置为响应于所述上拉节点的电位,通过非工作电平信号将所述下拉节点的电位下拉;且所述第二时钟信号为工作电平信号时,所述下拉控制模块和所述下拉模块中仅一者进行工作;

所述存储模块被配置为将所述下拉节点的电位进行存储;

所述下拉控制模块包括:第五晶体管;所述第五晶体管的控制极连接控制信号端,第一极连接第二时钟信号端,第二极连接所述下拉节点;

所述下拉模块包括:第六晶体管;所述第六晶体管的控制极连接所述上拉节点,第一极连接所述下拉节点,第二极连接非工作电平信号端。

2.根据权利要求1所述的移位寄存器,其特征在于,

所述存储模块包括:第二电容;所述第二电容的一端连接所述下拉节点,另一端连接所述非工作电平信号端。

3.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器还包括:第一降噪模块和第二降噪模块;

所述第一降噪模块被配置为响应于所述下拉节点的电位,通过非工作电平信号对所述信号输出端进行降噪;

所述第二降噪模块被配置为响应于所述下拉节点的电位,通过非工作电平信号对所述上拉节点进行降噪。

4.根据权利要求3所述的移位寄存器,其特征在于,所述第一降噪模块包括:第四晶体管;所述第四晶体管的控制极连接所述下拉节点,第一极连接非工作电平信号端,第二极连接所述信号输出端;

所述第二降噪模块包括:第七晶体管;所述第七晶体管的控制极连接所述下拉节点,第一极连接非工作电平信号端,第二极连接所述上拉节点。

5.根据权利要求1所述的移位寄存器,其特征在于,所述移位寄存器还包括:复位模块;

所述复位模块被配置为响应于复位信号,通过非工作电平信号对所述信号上拉节点进行复位。

6.根据权利要求5所述的移位寄存器,其特征在于,所述复位模块包括:第二晶体管;

所述第二晶体管的控制极连接复位信号端,第一极连接非工作电平信号端,第二极连接所述上拉节点。

7.根据权利要求1所述的移位寄存器,其特征在于,所述输入模块包括:第一晶体管;

所述第一晶体管的控制极连接信号输入端,第一极连接工作电平信号端,第二极连接所述上拉节点。

8.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括:第三晶体管和第一电容;

所述第三晶体管的控制极连接所述上拉节点,第一极连接第一时钟信号端,第二极连接信号输出端;

所述第一电容的一端连接所述上拉节点,另一端连接所述信号输出端。

9.一种栅极驱动电路,其特征在于,包括级联的多个如权利要求1-8任一项所述的移位寄存器;

本级所述移位寄存器的信号输入端连接上一级所述移位寄存器的信号输出端;

本级所述移位寄存器的复位信号端连接下一级所述移位寄存器的信号输出端;

本级所述移位寄存器的控制信号端连接上一级所述移位寄存器的下拉节点。

10.一种显示面板,其特征在于,包括如权利要求9所述的栅极驱动电路。

11.一种移位寄存器的驱动方法,其特征在于,包括:

输入单元响应于输入信号,通过工作电平信号对上拉节点进行充电;所述上拉节点为输入模块、输出模块与下拉模块之间的连接节点;

输出模块响应于所述上拉节点的电位,将第一时钟信号通过信号输出端输出;

下拉控制模块响应于控制信号,将第二时钟信号输入至下拉节点;所述下拉节点为下拉控制模块与下拉模块之间的连接节点;

下拉模块响应于所述上拉节点的电位,通过非工作电平信号将所述下拉节点的电位下拉;且所述第二时钟信号为工作电平信号时,所述下拉控制模块和所述下拉模块中仅一者进行工作;

存储模块将所述下拉节点的电位进行存储;

所述下拉控制模块包括:第五晶体管;所述第五晶体管的控制极连接控制信号端,第一极连接第二时钟信号端,第二极连接所述下拉节点;

所述下拉模块包括:第六晶体管;所述第六晶体管的控制极连接所述上拉节点,第一极连接所述下拉节点,第二极连接非工作电平信号端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202010116926.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top