[发明专利]一种高速总线稳定性检测方法、系统及相关组件在审
申请号: | 202010093649.8 | 申请日: | 2020-02-14 |
公开(公告)号: | CN111258833A | 公开(公告)日: | 2020-06-09 |
发明(设计)人: | 岳远斌 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 刘志红 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速 总线 稳定性 检测 方法 系统 相关 组件 | ||
本申请公开了一种高速总线稳定性检测方法,包括:控制高速链路在linkdown状态和linkup状态间循环交替切换;当高速链路处于linkup状态,获取系统日志;根据系统日志判断高速链路是否存在故障;若是,停止切换高速链路的状态,并执行故障指示操作。本申请在产品开发阶段,测试高速链路在切换过程中的稳定性能够提前发现并纠正问题,避免在客户使用过程中出现异常,引发数据的丢失,提高了服务器的稳定性和可靠性,提高产品的竞争力。本申请还公开了一种高速总线稳定性检测系统、电子设备及计算机可读存储介质,具有以上有益效果。
技术领域
本申请涉及服务器领域,特别涉及一种高速总线稳定性检测方法、系统及相关组件。
背景技术
随着大数据、云计算、人工智能时代的到来,互联网业务量出现猛烈增长,计算量及计算频率随之增。数据量雪崩式地增加,海量的数据需要存储,存储子系统作为数据存储的主要链路显得尤为重要,不仅需要巨大容量的云盘,而且对存储子系统链路的稳定性提出了很高的要求。
存储链路通常包括操作系统、驱动、CPU(Central Processing Unit,中央处理器)、存储设备等几个部分,当前的存储链路多选用PCIE(Peripheral ComponentInterconnect Express,高速串行计算机扩展总线标准)高速链路,PCIE高速链路带来更快的速度和更高的性能的同时,也带来了高风险,在服务器运行过程中,如果PCIE高速链路不稳定,则会引起数据的收发错误,轻微的会影响存储和计算性能,严重的会引起链路瘫痪,导致掉盘宕机,引发客户端业务中断,数据丢失,因此,PCIE高速总线的稳定性检测非常重要,但是目前还没有一种预先对PCIE高速总线进行稳定性检测的方案。
因此,如何提供一种解决上述技术问题的方案是本领域技术人员目前需要解决的问题。
发明内容
本申请的目的是提供一种高速总线稳定性检测方法、系统、电子设备及计算机可读存储介质,在产品开发阶段,测试高速链路在切换过程中的稳定性能够提前发现并纠正问题,避免在客户使用过程中出现异常,引发数据的丢失,提高了服务器的稳定性和可靠性,提高产品的竞争力。
为解决上述技术问题,本申请提供了一种高速总线稳定性检测方法,包括:
控制高速链路在linkdown状态和linkup状态间循环交替切换;
当所述高速链路处于所述linkup状态,获取系统日志;
根据所述系统日志判断所述高速链路是否存在故障;
若是,停止切换所述高速链路的状态,并执行故障指示操作。
优选的,所述控制高速链路在linkdown状态和linkup状态间循环交替切换的过程具体为:
通过修改高速链路的状态寄存器控制所述高速链路在linkdown状态和linkup状态间循环交替切换;
相应的,所述停止切换所述高速链路的状态的过程具体为:
停止修改所述高速链路的状态寄存器。
优选的,所述控制高速链路在linkdown状态和linkup状态间循环交替切换的过程具体为:
在第一预设时间段内控制高速链路在linkdown状态和linkup状态间循环交替切换。
优选的,所述通过修改高速链路的状态寄存器控制所述高速链路在linkdown状态和linkup状态间循环交替切换的过程具体为:
在所述第一预设时间段的起始时间,将所述高速链路的状态寄存器调整为linkdown状态;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010093649.8/2.html,转载请声明来源钻瓜专利网。