[实用新型]一种BMC延时断电电路有效
| 申请号: | 201922110541.0 | 申请日: | 2019-11-30 |
| 公开(公告)号: | CN210490828U | 公开(公告)日: | 2020-05-08 |
| 发明(设计)人: | 侯季均 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
| 主分类号: | H03K17/28 | 分类号: | H03K17/28;G06F1/30 |
| 代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 王敏 |
| 地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 bmc 延时 断电 电路 | ||
1.一种BMC延时断电电路,包括Bus Bar、LDO和BMC,Bus Bar连接LDO,LDO连接BMC,其特征在于,所述电路还包括备份电源模块和HSC模块,所述备份电源模块连接Bus Bar、LDO和HSC模块,所述HSC模块连接Bus Bar和LDO,所述备份电源模块用于系统掉电时给BMC提供电源,所述HSC模块用于控制Bus Bar供电和电流反向保护。
2.根据权利要求1所述的一种BMC延时断电电路,其特征在于,所述HSC模块包括HSC芯片、第一开关和第二开关,HSC芯片的PG端口连接所述备份电源模块,HSC芯片的Vout Sense端口连接电阻R1的一端,电阻R1的另一端连接第一开关的输出端和第二开关的输入端,第一开关的输入端连接Bus Bar,第二开关的输出端连接LDO,第一开关的控制端和第二开关的控制端连接HSC芯片的Gate端口。
3.根据权利要求2所述的一种BMC延时断电电路,其特征在于,所述第一开关为NMOS管Q1,第二开关为NMOS管Q2,NMOS管Q1和NMOS管Q2的G极为开关的控制端,NMOS管Q1和NMOS管Q2的D极为开关的输入端,NMOS管Q1和NMOS管Q2的S极为开关的输出端。
4.根据权利要求1所述的一种BMC延时断电电路,其特征在于,所述备份电源模块包括供电单元和通信单元,所述供电单元的控制端连接控制芯片,所述供电单元的储能端连接供电单元的控制端和第二开关的输出端,所述通信单元连接控制芯片、HSC芯片的PG端口和BMC。
5.根据权利要求4所述的一种BMC延时断电电路,其特征在于,所述供电单元的储能端包括超级电容C1、C2、C3和C4,所述供电单元的控制端包括NMOS管Q3,超级电容C1的一端连接控制芯片的CAP1端口,超级电容C1的另一端连接接控制芯片的GND端口和地,超级电容C2的一端连接控制芯片的CAP2端口,超级电容C2的另一端连接接控制芯片的CAP1端口,超级电容C3的一端连接控制芯片的CAP3端口,超级电容C3的另一端连接接控制芯片的CAP2端口,超级电容C4的一端连接控制芯片的CAP4端口,超级电容C4的另一端连接接控制芯片的CAP3端口,NMOS管Q3的G极连接控制芯片的GATE端口,NMOS管Q3的D极连接控制芯片的Boost端口和第二开关的输出端,NMOS管Q3的S极连接控制芯片的CAP4端口。
6.根据权利要求4所述的一种BMC延时断电电路,其特征在于,所述通信单元包括控制芯片的I2C端口、PFI端口和PFO端口,控制芯片的I2C端口通过SMBUS总线连接BMC,控制芯片的PFI端口连接HSC的PG端口和BMC,所述控制芯片的PFO端口连接BMC,所述控制芯片的Power端口连接第二开关的输出端。
7.根据权利要求4所述的一种BMC延时断电电路,其特征在于,所述控制芯片的型号为LTC3350。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201922110541.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电动汽车电池散热装置
- 下一篇:一种干混砂浆控制电路





