[实用新型]数据处理板卡有效
申请号: | 201921485677.3 | 申请日: | 2019-09-06 |
公开(公告)号: | CN210605691U | 公开(公告)日: | 2020-05-22 |
发明(设计)人: | 李竞;孙庆云;谢英晖;郭再富;张兴凯;江田汉;席学军;吴轩;盛勇 | 申请(专利权)人: | 中国安全生产科学研究院 |
主分类号: | G06F13/12 | 分类号: | G06F13/12;G06F13/40 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 安卫静 |
地址: | 100012 北京市朝*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 板卡 | ||
本申请实施例提供了一种数据处理板卡,包括:主板;连接器,连接器在主板上;接口控制器,接口控制器设置在主板上,且接口控制器与连接器连接;能够同时进行相同运算的多个处理器,多个处理器设置在主板上,且每个处理器与接口控制器连接;数据存储器,数据存储器设置在主板上,接口控制器和多个处理器可以向数据存储器中写入或者读出数据。通过连接器和接口控制器的数据转发能力,每个处理器都可以获取到完成计算任务所需的数据。由于多个处理器能够同时进行相同运算,故多个处理器能够同时且独立对数据进行计算,从而降低处理器计算的耗时,提高处理器的计算效率。
技术领域
本申请涉及集成电路技术领域,具体而言,涉及一种数据处理板卡。
背景技术
在目前的数据处理技术中,一般通过处理器处理相关的数据,但若需要处理的数据量很大例如迭代计算,会导致处理器的处理时长增加,处理效率降低。
例如在一些应用场景中,处理器可以用于计算网络拓扑中的最优路径。但对网络拓扑中的最优路径计算往往采用迭代的方式,通过不断迭代而使得处理器计算出最优路径可以不断逼近理论上的最优路径。但持续不停的迭代会导致处理器计算的耗时增加,从而导致处理器计算效率降低。又例如在一些应用场景中,处理器需要根据多个网络拓扑的参数计算最优路径,当网络拓扑数量较大时,计算时长较长,不能满足现实需求。
实用新型内容
本申请在于提供一种数据处理板卡,以实现降低处理器计算的耗时,提高处理器计算效率。
第一方面,本申请实施例提供了一种数据处理板卡,包括:
主板;
连接器,所述连接器在所述主板上;
接口控制器,所述接口控制器设置在所述主板上,且所述接口控制器与所述连接器连接;
能够同时进行相同运算的多个处理器,所述多个处理器设置在所述主板上,且每个所述处理器与所述接口控制器连接。
在本申请实施例中,通过连接器和接口控制器的数据转发能力,每个处理都可以获得完成计算任务所需的参数。由于多个处理器能够同时进行运算,故多个处理器能够同时且独立对数据进行计算,从而降低处理器计算的耗时,提高处理器的计算效率。
结合第一方面,在第一种可能的实现方式中,所述数据处理板卡还包括:
输入存储器,所述输入存储器设置在所述主板上,所述输入存储器的输入端与所述接口控制器连接,所述输入存储器的输出端与每个所述处理器连接,所述输入存储器用于存储所述接口控制器输出的数据。
在本申请实施例中,通过输入存储器存储接口控制器输出的数据,避免接口控制器输出的数据丢失。
结合第一方面的第一种可能的实现方式,在第二种可能的实现方式中,所述输入存储器的输入端通过第一输入总线与所述接口控制器连接;所述输入存储器的输出端通过独立的数据总线与每个所述处理器相连。
在本申请实施例中,通过第一输入总线连接输入存储器和接口控制器,使得输入存储器能够快速的获取接口控制器输出的数据。
结合第一方面的第一种可能的实现方式,在第三种可能的实现方式中,所述数据处理板卡还包括:
数据存储器,所述数据存储器设置在所述主板上,所述数据存储器的输入端与所述接口控制器连接,所述数据存储器的输出端与每个所述处理器连接,所述数据存储器用于存储每个所述处理器运算所需的数据。
在本申请实施例中,通过数据存储器存储处理器运算所需的数据,可避免处理器运算所需的数据丢失。
结合第一方面的第三种可能的实现方式,在第四种可能的实现方式中,所述数据存储器的输入端通过第二输入总线与所述接口控制器连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国安全生产科学研究院,未经中国安全生产科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921485677.3/2.html,转载请声明来源钻瓜专利网。