[实用新型]存储器芯片及集成电路有效
申请号: | 201921350442.3 | 申请日: | 2019-08-20 |
公开(公告)号: | CN210324176U | 公开(公告)日: | 2020-04-14 |
发明(设计)人: | 张磊 | 申请(专利权)人: | 昆山龙腾光电股份有限公司 |
主分类号: | G06F8/65 | 分类号: | G06F8/65 |
代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯;高青 |
地址: | 215301 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 芯片 集成电路 | ||
1.一种存储器芯片,其特征在于,包括:主存储器和多个子存储器,多个所述子存储器分别与所述主存储器电性连接;
其中,所述主存储器用于缓存和输出多个程序段,多个所述子存储器用于分区存储所述主存储器中多个程序段,每个所述子存储器分别存储多个所述程序段的其中之一。
2.根据权利要求1所述的存储器芯片,其特征在于,还包括:
第一编码器,输入端与所述主存储器连接,输出端分别与所述多个子存储器连接,用于对所述主存储器中多个程序段对应的时钟信息进行编码后写入所述多个子存储器;以及
第二编码器,输入端与所述主存储器连接,输出端分别与所述多个子存储器连接,用于对所述主存储器中多个程序段对应的数据信息进行编码后写入所述多个子存储器。
3.根据权利要求2所述的存储器芯片,其特征在于,还包括:
第一寄存器,所述第一寄存器位于所述第一编码器内部,用于保存自所述主存储器传输的时钟信息,以及根据配置信息控制所述第一编码器将所述时钟信息写入所述多个子存储器;
第二寄存器,所述第二寄存器位于所述第二编码器内部,用于保存自所述主存储器传输的数据信息,以及根据配置信息控制所述第二编码器将所述数据信息写入所述多个子存储器。
4.根据权利要求2所述的存储器芯片,其特征在于,还包括:
寄存器,所述寄存器的输入端与所述主存储器连接,输出端分别与所述第一编码器和所述第二编码器连接,用于保存自所述主存储器传输的时钟信息和数据信息,以及根据配置信息控制所述第一编码器和所述第二编码器将所述时钟信息和数据信息写入所述多个子存储器。
5.根据权利要求1所述的存储器芯片,其特征在于,所述主存储器包括:电源信号输入端、读写保护信号输入端、时钟信号输入端以及数据信号输入端,用于将所述多个程序段写入所述主存储器。
6.根据权利要求1所述的存储器芯片,其特征在于,每个所述子存储器均包括:电源信号输出端、读写保护信号输出端、时钟信号输出端以及数据信号输出端,用于实现每个所述子存储器中与外接设备之间的数据传输。
7.根据权利要求1所述的存储器芯片,其特征在于,所述存储器芯片还包括:
电压输入端,用于为所述存储器芯片提供电源电压;以及
接地端,用于为所述存储器芯片提供参考地。
8.一种集成电路,其特征在于,包括:如权利要求1至7中任一项所述的存储器芯片和多个集成芯片;
其中,所述存储器芯片用于分区存储多个程序段,多个所述集成芯片分别连接至所述存储器芯片的多个输出端,用于实时访问所述存储器芯片中的多个所述程序段,以根据所述程序段实现相应的功能。
9.根据权利要求8所述的集成电路,其特征在于,每个所述集成芯片对应连接一个所述存储器芯片的输出端,以实时访问所述多个所述程序段的其中之一。
10.根据权利要求8所述的集成电路,其特征在于,多个所述集成芯片包括:电源芯片、时序控制芯片、二进制参考电压转换芯片、电平转换芯片以及LED驱动芯片中的至少两个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山龙腾光电股份有限公司,未经昆山龙腾光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921350442.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种检测精度高的水平仪光线检测装置
- 下一篇:一种二极管切脚成型治具