[实用新型]一种降低能耗的肖特基二极管芯片有效
申请号: | 201920980336.7 | 申请日: | 2019-06-26 |
公开(公告)号: | CN210575961U | 公开(公告)日: | 2020-05-19 |
发明(设计)人: | 燕云峰 | 申请(专利权)人: | 东莞市纽航电子有限公司 |
主分类号: | H01L29/06 | 分类号: | H01L29/06;H01L29/872;H01L21/329 |
代理公司: | 东莞市中正知识产权事务所(普通合伙) 44231 | 代理人: | 成伟 |
地址: | 523000 广东省东莞市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 降低 能耗 肖特基 二极管 芯片 | ||
本实用新型公开了一种降低能耗的肖特基二极管芯片,涉及一种半导体器件,包括硅片衬底,硅片衬底的底部设有镀硼层,硅片衬底顶部设有镀磷层,硅片表面设有掺淡硼扩散层P和掺浓硼扩散层P+,在半导体硅片N+衬底上设置有N‑外延层;在N‑外延层上刻蚀形成硅沟槽,在硅沟槽内通过高温氧化与扩散方式将杂质硼扩散至一定深度形成P+有源区,在P+有源区表面通过高温氧化形成一定厚度的氧化层。本实用新型通过切割加腐蚀的方式在芯片上划出V型槽,增加了芯片的有效接触面积,降低了二极管的功率,从而降低了芯片的能耗,更加节能环保。
技术领域
本实用新型涉及一种半导体器件,具体是一种降低能耗的肖特基二极管芯片。
背景技术
随着电子行业的发展,肖特基势垒二极管(Schottky Barrier Diode,简称SBD)的低导通压降和极短的反向恢复时间对电路系统效率提高引起了人们高度重视并应用广泛,现有的肖特基二极管芯片没有对芯片进行开槽处理,芯片的有效接触面积小,芯片的能耗高。
实用新型内容
本实用新型的目的在于提供一种降低能耗的肖特基二极管芯片,具有节能环保的有益效果,以解决上述背景技术中提出的问题。
为实现上述目的,本实用新型提供如下技术方案:
一种降低能耗的肖特基二极管芯片,包括硅片衬底,硅片衬底的底部设有镀硼层,硅片衬底顶部设有镀磷层,硅片表面设有掺淡硼扩散层P和掺浓硼扩散层P+,在半导体硅片N+衬底上设置有N-外延层;在N-外延层上刻蚀形成硅沟槽,在硅沟槽内通过高温氧化与扩散方式将杂质硼扩散至一定深度形成P+有源区,在P+有源区表面通过高温氧化形成一定厚度的氧化层。
与现有技术相比,本实用新型的有益效果是:
本实用新型通过切割加腐蚀的方式在芯片上划出V型槽,增加了芯片的有效接触面积,降低了二极管的功率,从而降低了芯片的能耗,更加节能环保。
附图说明
图1为本实用新型的结构示意图。
图2为本实用新型V型槽的结构示意图。
图中标识:
钝化层1,硅片衬底2,PN结面3,V型槽4。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1~2,本实用新型实施例中,一种降低能耗的肖特基二极管芯片,包括硅片衬底2,硅片衬底2的底部设有镀硼层,硅片衬底2顶部设有镀磷层,硅片表面设有掺淡硼扩散层P和掺浓硼扩散层 P+,在半导体硅片N+衬底上设置有N-外延层;在N-外延层上刻蚀形成硅沟槽,在硅沟槽内通过高温氧化与扩散方式将杂质硼扩散至一定深度形成P+有源区,在P+有源区表面通过高温氧化形成一定厚度的氧化层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞市纽航电子有限公司,未经东莞市纽航电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920980336.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种农用小型水电站闸门控制装置
- 下一篇:一种智能型户外防水配电箱
- 同类专利
- 专利分类