[实用新型]一种基于FPGA电气信号检测的主板自检装置有效
| 申请号: | 201920851247.2 | 申请日: | 2019-06-06 |
| 公开(公告)号: | CN210863959U | 公开(公告)日: | 2020-06-26 |
| 发明(设计)人: | 陈传前;曾清祺 | 申请(专利权)人: | 福建星网智慧科技股份有限公司 |
| 主分类号: | G01R31/317 | 分类号: | G01R31/317 |
| 代理公司: | 福州市鼓楼区京华专利事务所(普通合伙) 35212 | 代理人: | 宋连梅 |
| 地址: | 361000 福建省厦门市*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 电气 信号 检测 主板 自检 装置 | ||
1.一种基于FPGA电气信号检测的主板自检装置,其特征在于:包括主板以及设置于所述主板上的ADC、FPGA、CPU和外挂FLASH;
所述FPGA通过ADC与主板的主板信号接口连接,所述外挂FLASH和CPU分别与FPGA连接。
2.根据权利要求1所述的一种基于FPGA电气信号检测的主板自检装置,其特征在于:所述FPGA包括I/O接口、模拟寄存器、定时器、计数器、译码器、第一SPI接口、第二SPI接口和中断接口;
所述ADC一端与主板的主板信号接口连接,另一端与所述I/O接口连接,所述模拟寄存器一端与所述I/O接口连接,另一端分别与定时器、计数器和译码器连接,所述FPGA通过第一SPI接口与外挂FLASH连接,通过第二SPI接口与CPU连接,并通过中断接口与CPU连接。
3.根据权利要求2所述的一种基于FPGA电气信号检测的主板自检装置,其特征在于:所述ADC与主板的主板信号接口的连接引脚包括I2S、I2C和RMII。
4.根据权利要求2所述的一种基于FPGA电气信号检测的主板自检装置,其特征在于:所述FPGA通过中断接口与一警示LED连接。
5.根据权利要求2所述的一种基于FPGA电气信号检测的主板自检装置,其特征在于:所述FPGA型号为LATTICE LFE3-35EA-FN484或XILINX XCZU7EV-FFVC-1156-2-E。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建星网智慧科技股份有限公司,未经福建星网智慧科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920851247.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:新型聚乙烯管
- 下一篇:圆柱形电池的中心针和圆柱形电池





