[实用新型]多级模数转换器中的级以及设备有效
| 申请号: | 201920033176.5 | 申请日: | 2019-01-09 |
| 公开(公告)号: | CN209823735U | 公开(公告)日: | 2019-12-20 |
| 发明(设计)人: | 柴田肇;董韵之;李棹;T·C·考德威尔;杨文华 | 申请(专利权)人: | 亚德诺半导体无限责任公司 |
| 主分类号: | H03M1/12 | 分类号: | H03M1/12 |
| 代理公司: | 11038 中国国际贸易促进委员会专利商标事务所 | 代理人: | 欧阳帆 |
| 地址: | 百慕大群岛(*** | 国省代码: | 百慕大;BM |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 求和块 多级模数转换器 求和 延迟 模拟输入信号 数模转换器 流水线ADC 电流模式 输出信号 减去 构建 | ||
1.一种多级模数转换器中的级,其特征在于,包括:
求和节点,用于对延迟电压输入信号和重构电压输入信号求和;和
跨导器,用于感测所述求和节点处的电压信号以产生该级的输出信号。
2.根据权利要求1所述的级,其特征在于,还包括:
延迟元件,用于从到所述级的输入信号产生所述延迟电压输入信号。
3.根据权利要求1所述的级,其特征在于,还包括:
数模转换器DAC,用于从模数转换器ADC提供的数字输入信号产生重构电压输入信号,该模数转换器将到所述级的输入信号数字化。
4.根据权利要求3所述的级,其中所述DAC是电压输出DAC,并且所述级还包括与所述DAC的输出串联的电阻器。
5.根据权利要求3所述的级,其中所述DAC是电流输出DAC,并且所述级还包括与所述DAC的输出并联的电阻器。
6.根据权利要求3所述的级,其特征在于,还包括:
反相器,用于反转所述ADC的数字输出以形成用于所述DAC的数字输入信号。
7.根据权利要求1所述的级,其特征在于,还包括:
耦合到所述求和节点的第一滤波电路网络,其中所述第一滤波电路网络包括电阻器和电容器中的至少一种。
8.根据权利要求1所述的级,其特征在于,还包括:
相对于所述跨导器的反馈配置中的第二滤波电路网络。
9.根据权利要求1所述的级,其特征在于,还包括:
与所述跨导器串联的电压缓冲器。
10.根据权利要求1所述的级,其特征在于,还包括:
与跨导器串联的运算放大器。
11.根据权利要求1所述的级,其特征在于,还包括:
多个时间交织的数模转换器DAC,用于从数字输入信号产生重构电压输入信号,该数字输入信号由将到所述级的输入信号数字化的多个时间交织的模数转换器ADC提供。
12.根据权利要求1所述的级,其特征在于,还包括:
数模转换器DAC,用于从数字输入信号产生重构电压输入信号,该数字输入信号由将到所述级的输入信号数字化的多个时间交织的模数转换器ADC提供。
13.根据权利要求1所述的级,其中所述级具有以下频率响应中的一个或多个:一阶低通响应、高阶高通响应和带通响应。
14.根据权利要求1所述的级,其中所述多级模数转换器是连续时间多级模数转换器。
15.根据权利要求1所述的级,其特征在于,还包括:
接地电阻器,所述接地电阻器在所述跨导器的输出处以将电流转换回到电压。
16.根据权利要求2所述的级,其中所述延迟元件包括延迟线和电阻器。
17.根据权利要求2所述的级,其中所述延迟元件包括第一电阻器,第一电阻器之后的延迟线,以及延迟线之后的第二电阻器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体无限责任公司,未经亚德诺半导体无限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920033176.5/1.html,转载请声明来源钻瓜专利网。





